Устройство для фиксации временных моментов изменения амплитуды сигнала
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ и ц 7! 8967
Союз Советских
Социалистических
Реслуолик (61) Дополнительное к авт. свид-ву .— (22) Заявлено 25.09.78 (21) 2666971/18-21 с присоединением заявки № (23) Приоритет (43) Опубликовано 28.02.80. Бюллетень № 8 (45) Дата опубликования описания 28.02.80 (51) М.К .
Н ОЗК 5/153
Государственный комитет (53) УДК 621.373.4 (088.8) ло делам изобретений н открытий (72) Автор изобретения
В. Г. Кремянский (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ФИКСАЦИИ ВРЕМЕННЫХ
МОМЕНТОВ ИЗМЕНЕНИЯ АМПЛИТУДЫ СИГНАЛА
Изобретение относится к области радиоизмерений.
Известно устройство фиксации амплитудных перепадов сигнала, содержащее два логических элемента И, логический элемент антисовпадения, инверторы, источник опорного сигнала, балансирующий элемент (1).
Недостатками устройства являются его сложность и малый частотный диапазон.
Наиболее близкое к изобретению техническое решение — устройство, содержащее два параллельно включенных канала, в первом из которых последовательно включены последовательная RC-цепь и инвертор, а во втором — параллельная RC-цепь и аттенюатор. Выходы инвертора и аттенюатора подключены к входам сумматора (2).
Такое устройство имеет недостаточный динамический диапазон.
Цель изобретения — расширение динамического диапазона.
Поставленная цель достигается тем, что в устройство, содержащее сумматор, входы которого соединены с выходами аттенюатора и инвертора, вход которого через интегрирующую RC-цепь соединен с входом аттенюатора, дополнительно введены детектор, включенный между входной шиной и входом аттеиюятора, инвертор, эмиттерный повторитель. лиодный логический элемент
ИЛИ и последовательно включенные операционный усилитель, триггер Шмидта и блок сжатия, причем вход операционного усилителя соединен с выходом диодного логического элемента ИЛИ, один вход которого через дополнительный инвертор, а второй вход через эмиттерный повторитель соеди1р иены с выходом сумматора.
На чертеже показана структурная электрическая схема предлагаемого устройства.
Устройство содержит детектор 1, интегрирующую RC-цепь 2, инвертор 3, аттенюатор
4, сумматор 5, инвертор 6, дополнительный эмиттерный повторитель 7, диодный логический элемент ИЛИ 8, операционный усилитель 9, триггер Шмидта 10, блок сжатия 11.
Входной сигнал подан на входную шину 12, выходной сигнал снимается с выхода 13.
Сигнал, поступающий на входную шину
12, выпрямляется и сглаживается детектором 1. Продетектированный сигнал подается на сумматор 5 по двум ветвям. В одной из них сигнал интегрируется в интегрирующей RC-цепи 2 и инвертируется инвертором 3, а в другой — с помощью аттенюатсра 4 понижается до уровня, получаемого на
718907 выходе инвертора 3. При сложении полученных напряжений, поступающих йа вход сумматора 5, на его выходе регистрируется разностный сигнал в виде последовательности разнополярных остроконечных импульсов.
Разнополярная последовательность импульсов C помощью эмиттерного повторителя 7, инвертора 6 и диодного логического элемента ИЛИ 8 преобразуется в однополярную последовательность. Полученные импульсы, усиленные операционным усилителем 9, поступают на триггер Шмидта 10, а затем через блок сжатия 11 на выход 13.
Временное положение сформированных импульсов может быть использовано для обозначения временного положения амплитудных перепадов огибающей сигнала.
Временное положение импульсов, формирующихся на выходе 13, соответствует времейному положению амплитудных перепадов огибающей сигнала на выходе детектора 1, Надежность формирования фиксирующих импульсов на его выходе и динамический диапазон измеряемых амплитудных перепадов на его входе практически не зависят от флюктуации частоты принимаемого сигнала.
Формула изобретения
Устройство для фиксации временных моментов изменения амплитуды сигнала, содержащее сумматор, входы которого соединены с выходами аттенюатора и инвертора, вход которого через интегрирующую RCцепь соединен с входом аттенюатора, о т л ич ающееся тем, что, с целью расширения
1р динамического диапазона, в него дополнительно введены детектор, включенный между входной шиной и входом аттенюатора, инвертор, эмиттерный повторитель, диодный логический элемент ИЛИ и последователь15 но включенные операционный усилитель, триггер Шмидта и блок сжатия, причем вход операционного усилителя соединен с выходом диодного логического элемента
ИЛИ, один вход которого через дополнительный инвертор, а второй вход через эмиттерный повторитель соединены с выходом сумматора.
Источники информации, принятые во внимание при экспертизе
1. Заявка Японии М 42-48153, кл. 110Â8, 28.07.67.
2. Авторское свидетельство СССР
М 495765, кл. Н ОЗК 5/13, 31.04.74, Составитель В. Егорова
Редактор Е. Караулова Техред В. Серякова
Корректоры: Т. Трушкина и Л. Орлова
Заказ 134/15 Изд. Мз 182
Тираж 995 Подписное
НПО «Поиск» Государственного комитета
СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2

