Постоянное запоминающее устройство

 

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. синд-ву (22)Заявлено07.12.76 (21)2427gggуд 2 с присоединением заявки М

Воударотеаииьй комитет

СССР.. йо делам изобретений и открытий (23) П рнорнтет

Опубликовано 15.02.80. Бюллетень М

Дата опубликования описания тg.02 (72) Автор изобретения

Ж Н Пчахчян (71) Заявитель (54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к областй вычислительной техники и может найти применение при проектировании постоянных, Ьапоминающих устройств.

Известно трансформаторное запоминаю5

mee устройство, содержащее числовые мат. рицы, потенциальные инверторы, каждый, иэ которых соединен с опросными шинами числовых матриц через разделительные диоды, а потенциальные ключи соединены через разделительные диоды с одноименными потенциальными шинами всех числовых матриц fl).

Наиболее близким техническим решением к данному изобретению, является трехмерйое ПЗУ транспортного типа, обеспечивающее существенно экономию в клю-:, чевых элементах управления по отношению к двумерной системе дешифрации. Однако сокращение числа ключевых элементов в таком устройстве достигается за счет введения в матрицу дешифрации большого количества диодно-трансформаторных элементов, что приводит к увеличенИЙ токбв

2 .f

f отсоса через невыбранные .трансформаторы дешифраторной сетки и, в результате, к

I ухудшению надежности и весогабаритных показателей ПЗУ. Укаэанные недостатки в еще большей степени проявляются при увеличении мерности дешифрации и информационной емкости ПЗУ f2), целью изобретения является повышение на дежности устройства.

Поставленная цель достигается тем, что в постоянное запоминающее устрой-, ство, содержащее матрицу числовь|х линеек, ключи и формирователи, подключенные к соответствующим дешифраторам, элементы развязки, пассивные элементы и шину питания, введены дополнительные дешифраторы и дополнительные формирователи, например трансформаторного типа, входные обмотки транс форматоров которых через одни пассивные элементы подключены к шине питания, одни концы соответствующих выходных обмоток подключены к дополнительным дешифраторам; одни иэ которых подключены через дру3 7 1606 гие пассивные элементы к одним элемен-. там развязки, соединенным с другими до полнительными дешифраторами, другие

KoHIlbI выходных обмоток трансформаторов через другие элементы развязки подключены к числовым линейкам матрицы.

На чертеже представлена схема пред- 3 лагаемого постоянного запоминающего устройства.

Устройство содержит дешифраторы 1 10 .и 2, ключевые элементы 3 и 4, формирователи 5 адресных токов, дополнитель- ные дешифраторы на диодах 6, 7, элементы развязки, например диоды 8, 9, входные обмотки трансформаторов 10- i5

1l, выходные обмотки 12-13, пассивные элементы 14, 15, матр щу числовых линеек 16.

Устройство работает следующим образом. 20

Адрес выборки в виде двоичного кода по B x l поступает в дешифраторы 1 и

2. При этом по адресу осуществляется первая ступень дешифрации, когда в до полнительном дешифраторе (матрице разрешающих диодов) посредством ключей

3 и 4 выбираются нужный канал и один из формирователей 5. Импульс управления по В х 2 открывает соответствующие ключи и запускает выбранный формирова-; 0 тель 8. В результате через выбранный канал в матрице разрешающих диодов проходит ток по цепи: источник Е, сопротивление, ключ 4, диоды 6 и 7, ключ

3. При этом в выходных обмотках ин;дуктир ются напряжения, направления коTopbIx соответствуют прохождению ад:ресного тока через числовые линейки. .Путь току оказывается открытым только для той цепи, разрешающие диоды кото40 рых находятся в проводящем состоянии.

Таким образом, из всего количества выходных каналов в одном направлении согласно коду agpeca выбранным может оказаться лишь один канал. Количество

45 указанных каналов определяется размерами дополнительного дешифратора (мат-рицы разрешающих диодов) и числом формирователей 5 второй ступени дешифрации. Аналогичным образом в результате

50 двухступенчатой дешифрации производится выборка одного из выходных каналов в другом направлении. Указанные каналы обоих направлений образуют матричную

55 сетку числовых линеек на запоминающих трансформаторах, представляющую третью ступень адресной дешифрации ПЗУ. Мер.— ность адресной дешифрации (по аналогии

5 4 двумерной системы) при этом оказывается равной 5. Количество Ф выходных каналов в каждом направлении обеспечи« вяют адресацию М = и числовых линеек.

Так, при информационной емкости ПЗУ, равной 16384 слов, всего необходимо

И "- 128 каналов в направлении Х и столько жа в направлении У, что реализуется посредством 2 (2-4+8)=32 ключевых элементов и формирователей. Ко личество диодно-трансформаторных элементов при этом составляет всего лишь

16. Благодаря стабилизации токовых импульсов в последовательных ступенях дешифрации, импульсы адресного тока через числовые линейки получаются хорошо стабилизированными, что приводит к повышению показателя надежности ПЗУ.

Применение предложенной системы адресной дешифрации в ПЗУ большой информационной емкости для ЭВМ четвертого поколения позволит получить (по сравнению с прототипом) следующий технико-экономический эффект: сокращение количества ключевых элементов примерно в три раза для ПЗУ средней информа ционной емкости, причем с увеличением емкости ПЗУ выигрыш в количестве ключевых элементов растет; сокращение диодно-трансформаторных элементов в среднем в 30 раз, существенное улучшение весогабаритных показателей ПЗУ, повышение надежности функционирования ПЗУ благодаря многоступенчатой стабилизации параметров импульса адресного тока в числовых линейках и сокращения электронной аппаратуры управления.

Ф ормула изобретения

Постоянное запоминающее устройство, содержащее матрицу числовых линеек, ключи и формирователи, подключенные к соответствующим дешифраторам„элементы развязки, пассивные элементы и шину питания, о т л и ч а ю m е е с я тем, что, с целью повышения надежности yew ройства, оно содержит дополнительные дешифраторы и дополнительные формирователи, например трансформаторного типа, входные обмотки трансформаторов котом .рых через одни пассивные элементы подключены к шине питания, одни концы соответствующих выходных обмоток подключены к дополнительным дешифраторам, одни из которых подключены через другие пассивные элементы к одним элемен716065

5 там развязки, соединенным с другими дополнительными дсшифраторами, другие

Ъ концы выходных обмоток трансформаторов через другие алементы развязки подключены к числовым линейкам матрицы.

Источники информации, ппинятые во внимание при акспертизе

1. АвтоРское свидетельство СССР

М 486377, кл. G 11 С 17/02, 1973.

2. Авторское свидетельство СССР

И 377884, кл. 611 С 17/02, 1971 (прототип).

Составитель A. Амусьева

Редактор Н. Каменская Техред Й. Ковалева Корректор Г. Решетник

Заказ 9534/44 Тираж 662 Подписное

ИНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, r. Ужгород, ул. Проектная, 4

Постоянное запоминающее устройство Постоянное запоминающее устройство Постоянное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх