Устройство для сопряжения электронной вычислительной машины с каналами связи
! (;
Союз Советских
Со4н&пмстических
Республик
<»>687446
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. саид-ву (22.) Заявлено 08.08.75 (21) 2163703/18-24 с присоединением заявки РЬ— (23) Приоритет (53)M. Кл.
G 06 F 3/04
Гвсудврвтвевиый камвтет
СССР вв делам кзввретеиий и открытий
Опубликовано 25.09.79. Бюллетень М 35
Дата опубликования описания 28.09.79 (53) УДК
681.14 (088.8) А. Ф. Петрунин, В. С. Дрогайцев, К. Н. Лисин и А. А. Герасименко (72) Авторы изобретения (71) Заявитель (54) УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ЭЛЕКТРОННОЙ ВЫЧИСЛИТЕЛЬНОЙ
МАШИНЫ С КАНАЛАМИ СВЯЗИ
Устройство относится к области вычислительной техники и может. быть использована при построении автоматизированных систем управления.
Известно устройство для сопряжения цифровой вычислительной машины с линиями связи, включающее блок согласования с цифровой вычислительной машиной, подключенный к регистру режима и генератору тактовых сигналов, схему обмена автоответами, выход которой
10 подключен ко входу регистра режима (1). Однако устройство не обладает средстваья аппаратного контроля и, следовательно, недостаточно надежно.
Наиболее близким к изобретению техничес15 ким решением является устройство для сопряжения электронной вычислительной машины с каналами связи, содержащее буферный регистр, соединенный с коммутатором каналов связи, регистр адреса каналов связи, выход которого
20 соединен со входом дешифратора адреса каналов связи, блок управления, первый выход которого соединен с первым входом блока контроля, второй выход — с управляющим входом буферного регистра, третий выход — с управляющим входом регистра адреса каналов; элемент И, первый вход которого соединен с четвертым выходом блока .управления, элемент
ИЛИ, первый вход которого соединен с выходом элемента И, а второй вход — с выходом блока контроля, второй вход блока контроля соединеь с первым выходом дешифратора адреса каналов, второй выход которого соединен с адресным входом коммутатора каналов связи, вход буферного регистра является информационным входом устройства, вход блока управления — адресным входом устройства, выход элемента ИЛИ вЂ” контрольно-диагностическим выходом устройства (2).
Однако такое устройство имеет следующие недостатки: контроль устройства обеспечивается только по одному (нерабочему) каналу связи носит непрерывный характер только в части
У контрольного канала; диагностика неисправностей не обеспечивается до глубины отдельного рабочего канала связи.
Цель изобретения — повышение надежности устройства.
687446
Это достигается тем, что в устройство дополнительно введены группа элементов ИЛИ и блок сравнения, первый вход которого соединен с выходом буферного регистра,а второй вход —— с выходом группы элементов ИЛИ, выход блока сравнения соединен со вторым входом элемента И, входы каждого нз элементов ИЛИ группы соединены с соответствующими выходами коммутатора каналов, Ф
На чертеже представлена блок-схема пред- 10 ,лагаемого устройства.
Устройство содержит коммутатор 1 каналов связи, буферньш регистр 2, дешифратор 3 адреса каналов связи, регистр 4 адреса каналов связи, блок 5 управления, блок 6 контроля, 15 элемент И 7, элемент ИЛИ 8, блок 9 сравнения, группу элементов ИЛИ 10.
Устройство работает следующим образом.
В исходном состоянии триггеры буферного регистра 2.и регистра 4 адреса каналов свя- 2о зи находятся в нулевом состоянии. Ни одна выходная шина дешифратора 3 адреса каналов связи, поступающая в коммутатор 1 каналов связи, не возбуждена. На всех разрядах рабочих каналов связи элементов ИЛИ группы 10, на выходах блока 5 управления, на выходе блока
9 сравнения, элемента, И 7, блока 6 контроля, элемента ИЛИ 8 сигналы отсутствуют.
Информация от 3ВМ в виде параллельных слов поступает в буферный регистр 2 (инфор- зО мационная часть слова), адресная часть слова поступает в блок 5 управления. После запол-нения всех разрядов буферного регистра 2 код адреса через блок 5 управления, регистр 4 н дешифратор 3 возбуждает одну из адресных шин коммутатора 1. Это обеспечивает вывод кода буферного регистра 2 в соответствующий адресу канал связи.
При этом, одновременно, выходной код канала связи через группу элементов ИЛИ 10 о- 4в ступает на входы блока 9 сравнения, где сравнивается с кодом, поступающим с буферного регистра 2; При неравенстве этих кодов на вы.ходе блока 9 сравнения появляется, сигнал
"неисправность*, который по тактовому сипи- 45 лу с блока 5 управления через элемент И 7 и элемент ИЛИ 8 поступит иа контрольно-диагностический выход устройства. Блок 6 контроля в процессе работы выявляет ошибки, возника ющие ц дешифраторе. 3, и выцает сигнал "иеиспоавносй".через элемент ИЛИ 8 иа выход устройства.
Неисправный канал связи определяется по адресу канала связи, в который в момент обнаружения неисправности выдается информация.
Таким образом, обеспечивается непрерывный контроль рабочих каналов связи устройства, что приводит к повышению надежности его работы.
Формула изобретения устройство для сопряжения электронной вы,числительной машины с каналами связи, содержащее буферный регистр, соединенный с коммутатором каналов связи, регистр адреса ка.налов связи, выход которого соединен со входом дешифратора адреса каналов связи, блок управления, первый выход которого соединен спервым входом блока контроля,,второй выход — с управляющим входом буферного регистр ра, третий выход — с управляющим входом регистра адреса каналов, элемент И, первыйвход которого соединен с четвертым выходом блока управления, элемент ИЛИ, первый вход которого соединен с выходом элемента И, а второй вход .— с выходом блока контроля, второй вход блока контроля соединен с первым выходом дешифратора адреса каиалев, второй выход которого соединен, с адресным входом коммутатора каналов связи, вход буферного регистра является информациониым входом устройства, вход блока управлекия— адресным входом устройства, выход элемента
ИЛИ вЂ” контрольно-диагностическим выходом устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности, в устройство
° дополнительно введены группа элементов ИЛИ и блок сравнения, первый вход которого соединен с выходом буфернбго регистра, а второй вход — с выходом груипы элементов ИЛИ, выход блока сравнения соединен со вторым входом элемента И, входы каждого из элемен= тов ИЛИ группы соединены с соответствующи-. ми выходами коммутатора каналов, Источники информации, принятые во внимаwe при экспертизе
I. Авторское свидетельство СССС N 433480, М., кл. G 06 F9/00,,1971.
2. Авторское свидетельство СССР Р 401996, М. кл.. G 06" F 9/00, 1971.


