Устройство для контроля вывода информации
° ; -"зл
Р
О П И С А Н И "; Щбз
ИЗОБРЕТЕН И
К АВТОРСКОМУ СВИДВТИЛЬСТВ
Союз Советсммх
Социал мстнчестоех
Республми (6l) Дополнительное к авт. свид-ву (22) 3аявлеио 09.03.77(21) 2459673/ с присоединением заявки № (23) Приоритет— ()публиковано 25.04.7ЭБголлетень
Дата опубликования описания 28, 51) М. Кл, C 06 F 3/00
G 06 V 11/08
Государствен«ый «сметет
СССР оо делам «зооретений н открытий (5З1 УДК 681.327. .21 (088.8) (7, 3) Автор изобретении
Н 3 Семенюк (71) Заивитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ВЫВОДА ИНФОРМАЦИИ
Изобретение относится к области вычислительной техники и может быть использовано в системах передачи данных, требующих формирования контрольных . разрядов при выводе информации.
Известны устройства для вывода ин» формации, содержащие регистр сдвига, два сумматора по модулю два, триггер со счетным входом, блок определения четности, элемент запрета и формирова-. тель сигнала ошибки, причем первый вход первого сумматора по модулю два соединен со входом первого разряда регистра сдвига, второй вход — с выходом последнего разряда регистра сдвига, выход первого сумматора по модулю два через первую схему триггера соединен с первым входом второго сумматора по модулю два, выход которого через элемент запрета соецинен с формирователем сигнала ошибки, причем разрядные выходы регистра сдвига соединены со входами блока определения четности, а второй вход элемента запрета соединен с шиной тактовых импульсов, при этом выход формирователя сиг нала ошибки является выходом устройства f 1 ).
Недостаток этих устройств заключается в больших затратах аппаратуры.
Наиболее близким по технической сущности к предлэгаемому является устройство для вывода информации, содержащее дешифратор, (l7l п )-разрядный сдвиг овый регистр, соединенный входом сброса с первым входом устройства, а входом llpo.— движения - со вторым входом устройства, тт -элементов И, первые входы которых подключены к третьему входу устройства, а вторые входы к соответствующим ин15 формационным входам устройства, выходы (и-гл+1) элементов И подключены к первым входам триггеров одноименных разрядов сдвигового регистра, начиная с гтг-го разряда, единичный выход пер20 вого разряда сдвигового регистра соединен с информационным выходом устройства и первым входом сумматора, соединенного вторым и третьим входами с пер658563 вым и вторым входами устройства соответственно t 2 j.
Недостаток этого устройства состоит в больших аппаратурных затратах, что приводит также к снижению надежности работы устройства.
Целью изобретения является сокращение аппаратурных затрат.
Поставленная цель достигается тем, что B устройство введены щ дополнитель- 10 ных элементов И, (rn -1) элементов ИЛИ
:и элемент задержки, причем выходы элементов ИЛИ подключены соответственно к первым входам триггеров первых (rn-j) . разрядов сдвигового регистра, первые
O входы элементов ИЛИ соединены соответственно с выходами первых (rn-<) элементов .ИЛИ, вторые входы элементов ИЛИ соединены соответственно с выхолами первых (m-1) дополнительных элементов
И, первые входы которых подключены к выходу дешифратора, управляющий вход которого через элемент задержки подключен ко второму входу, устройства, первый вход и выход rn -го дополнительного эле25 мента И соединены соответственно с инверсным BblxoEloM щ -го разряда сумматора и вторым входом триггера чъ-го разряда сдвигового регистра, единичный выход
30 триггера rrt-го разряда и нулевые выходы триггеров остальных разрядов подключены к соответствующим входам дешифратора, первый вход триггера (л+ m)-го разряда сдвигового регистра соединен с третьим
35 входом устройства.
На чертеже представлена блок-схема устройства, где: регистр 1 сдвига, элементы И 2, элементы ИЛИ 3, сумматор
4, элемент 5 задержки, дешифратор 6, дополнительные элементы И 7, вход 8 импульса сброса, информационный выход
9, вход 10 для ввода информации в сдвиговый регистр, вход 1 1 импульсов записи; вход 12 импульсов сдвига.
Устройство работает следующим образом..
В
На предварительно обнуленный импульсом по входу 8 регистр 1 через элемен» ты И 2, стробируемые импульсом по входу 11, поступаетп.-разрядное информационное слово, записываемое в первые и разрядов регистра. Одновременно импульс по входу 11 переводит в единичное состояние старший разряд регистра 1, имеющий номер (n rn).
Поступающие затем по входу 12 импульсы сдвига, сдвигают содержимое регистра, в результате чего на выходе 9 лоследовательно разряд за разрядом выводится введенная в регистр информация .
В процессе вывода информация поступает в сумматор 4, выполняющий формирование контрольных разрядов в соответствии с принятым законом формирования.
После вывода последнего. бита информа-. ционного слова все разряды регистра 1, за исключением rn -го, обнуляются.
Это состояние регистра 1 фиксируется дешифратором 6, который сигналом со своего выхода разрешает запись состояния сумматора, в первые rn разрядов регистров.
При этом первые (m -1 ) разрядов контрольного кода снимаются с прямых выходов сумматора, а rn -й разряд — с инвера сного.
Затем записанный в регистр 1 контрольный код очереднымищимпульсами сдвига, поступающими по входу 12, выдается последовательно на выход 9.
Таким образом, устройство осуществляет выдачу п информационных urn контрольных разрядов с использоваием существующего оборудования сдвигового регистра.
Формула изобретения
Устройство для контроля вывода информации, содержащее дешифратор, (ma n )» разрядный сдвиговый регистр, соединенный входом сброса с первым входом устройства, а входом продвижеия - со вторым входом устройства,n -элементов И, первые входы которых подключены к третьему входу устройства, а вторые входы — к соответствующим информационным входам устройства, выходы (n-m+1). элементов
И полключены к первым входам триггеров одноименных разрядов сдвигового регистра, начиная с m-го разряда, .единичный выход первого разряда сдвигового регистра соединен с информационным выходом устройства и первым входом сумматора, соединенного вторым и третьим входами с первым и вторым входами устройства соответственно, о т л и ч а ю щ е е с я тем, что, с целью сокращения аппаратурных затрат, в устройство введены rn дополнительных элементов И, (m -1) элементов
ИЛИ и элемент задержки, причем выходы элементов ИЛИ подключены соответственно к первым входам триггеров первых (m -1 ) разрядов сдвигового регистра, первые входы элементов ИЛИ соединены соответственно с выходами первых (т-1) элементов И, вторые входы элементов ИЛИ д
Составитель В. Вертлиб
Техред M. Петко Корректор О. Ковинская
Редактор Н. Веселкина
Заказ 2058/44 Тираж 779
ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Подписное
Филиал ППП "Патент, г, Ужгород, ул. Проектная, 4
5 658563
6 соединены соответственно с выходами пер-,выход триггера т-го разряда и нулевые вых (rn -1) дополнительных элементов И, выходы триггеров остальных разрядов первые входы которых подключены соот- подключены к соответствующим входам ветственно к прямым выходам первых дешифратора, первый вход триггера (п -1) разрядов сумматора, вторые входы $ (л + п )-го разрядаа сдвигового региствсех дополнительных элементов И подклю« ра соединен с третьим входом устройчены к выходу дешифратора, управляющий ства. вход которого через элемент задержки Источники информации; принятые во подключен ко второму входу устройства, внимание при экспертизе первый вход и выходы -го дополнительно-40 1. Авторское свидетельство СССР го элемента И соединены соответственно ¹ 534764, кл. G 06 F 11/08, 1974. с инверсным выходом и-го разряда сум- 2. Путинцев Н. Д. Аппаратный контматора и вторым входом триггера и »го роль управляющих UBM. M., Сов.радио, разряда сдвигового регистра, единичный 1 966.


