Устройство для управления обменом информации из блоков памяти
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Ссноз Советскими
Соцмалнстмческмк
Веспублнк >64277 I (63) Дополнительное м авт. свид-ву (22) Заявлено 2507.77 (21) 2510422/18-24 с присоединением заявки М (23) Приоритет
Опубликовано 1501.79. Бюллетень № 2
Дата опубликования описания 1501.79 (51) М. Кл.
G 1I С 9/06
Государственный номнтет
СССР по делам изобретений н открытий (53) УДК 681 ° 327.6 (088.8) P2) Автор изобретения
А.Н.Пресняков
pl) Заявитель Особое конструкторское бюро вычислительной техники
Рязанского радиотехнического института (54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ОБМЕНОМ
ИНФОРМАЦИИ ИЗ БЛОКОВ ПАМЯТИ
Изобретение относится к области вычислительной техники и может быть использовано в качестве устройства для управления обменом информации иэ блоков памяти с повышенным эффективным быстродействием.
Известно устройство управления, в котором используется секционирование памяти (1) . Однако секционирование требует подключения к внутрисистемной связи нескольких запоминающих устройств. В многопроцессорных комплексах к внутрисистемной связи уже подключены несколько параллельно работающих процессоров. Увеличение числа устройств подключением нескольких запоминающих устройств усложняет систему связи.
Наиболее близким техническим решением к данному изобретению является устройство для управления обменом информации из блоков памяти, содержащее блок управления, одни из входов и выходов которого подключены соответственно к одним из выходов и входом бло:;ов памяти, другие входы и выходы блока управления соединены с одним иэ входов коммутаторов и блока согласования, другие входы которого подключены к выходам коммутаI торов, выход блока согласования соединен с буферными регистрами, подключенными к соответствующим входам блока управления и блоков памяти, соответствующие выходы которых соединены с другими входами коммутаторов (2j. В этом устройстве используется возможность параллельной работы отдельных блоков внутри запоминающего устройства. Однако осуществляется повышение быстродействия реализацией возможности одновременной выдачи иэ запоминающего устройства целого массива слов по одному из каждого блока, а для этого необходимо резкое увеличение количества связей между блоками памяти и остальными блоками машин и комплексов. Кроме того, использование считываемого из запоминающего устройства (ЭУ) массива последовательно размещенных слов неэффективно в некоторых типах машин и систем. В частности особенностью комплексов с независимо друг от друга работающими процессорами является относительно малая вероятность обращений по последовательным адресам, так" как происходит наложение потоков обращений от процессоров и в суммауном потоке распределение обращений
642771
Составитель Л. Амусьева
Техред М.Петко . Корректор li.Èàêàðåíè÷
Редактор Н ° Каменская
Филиал ППП Патент, r.Óæroðoä, ул.Проектная, 4 Заказ 7769/49 Тираж 680 Подписное
ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5


