Буферное запомнающее устройство
Союз Советских
Сацналнстнческнх
Республик
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (1630645 (61) Дополнителыное к аз-.. св:i -ву— (22) Заявлено 16.12.76 (21) 2430442 18-24
С ГПРИСОЕДИНЕНИЕМ ЗаЯВКИ а— (23) Приоритет— (43) Опубл; ковано 30.10.78. Зюл "iåòåíü М 40 (45) Дата опубликования описания 03.11.78 (51) Ч.Кл. - G 11 С 19 00
Гасударственный камнтет по делам нзобретений и открытий (53) У.1К 681.327.66 (088.8) (72) Автор изобретения (71) Заявитель
В. А. Грехнев (54) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
Изобретение относится к вычислительной технике,и может быть использовано при построении устройств хранен11я дискретной информации.
Известно буферное заломина10щее устройст1во,,вкл1очаю1цее в себя регистры хранения чисел íà RS-триггерах, одноименные разряды которых соединены последовательно, управляющий регистр сдвига, каждый разряд .которого содержит ооновной и вспомогательный триггеры и элементы ИЛИ, И, HE (1).
Основной недостаток это"0 устройства состоит в низком быстродейств1111, которое обусловлено тем, что управляющий регистр выполнен двухтактным, поэтому для сдвига информации из одного рог:.1стра,в .другой требуются два разнесенных во времени синхроигм1пульса, а .для записи информации в и-регистр — и синхроим лульсов. Кроме того, упра1вляющий ретистр имеет большое количество оборудования (два триггера и три элемента И).
Наиболее близким техническим решением к изобретению является буферное запоминающее устройство,:содержащее регистры хранения чисел, управляющий реверсивный регистр сгдвига, элементы И, шины за писи и,считьквания (2).
Недостаток такого х "тp011ства зак 110 1ается в низкой надеяности, поскольку для записи инфо ilallHII в и-й регистр требуется и последовательно разнесенных во времени синхроимпульсов, для это, о необходим дополнительныи генератор синхроссрий.
Цель изобретения — по вышение надежности устройства.
Поставленная цель достигается тем, что
10 выходы разрядов каждого регистра хранения чисел соединены с входами одноименHbIx разрядов последующего регистра хранения чисел через элементы И, которые подключены к шине за1писи и к входу сдви15 га влево управляющего реверсивного ðcгистра сдвига, тактпруемые входы регистров хранения чисел соединены с шиной считывания и с входом сдвига вправо управля10щего реверсивного регистра сдвига, выходы
20 которого связаны с управляющими входами элементов 11.
Функциональная схема предложенного буферного запоминающего устройства изображена на чертеже.
25 Устройство содержит регистры 1 — 4 хранения чисел, выполненные»а триггерах
5 — 1б, управляющий рвверсивный регистр
17 сдвига на триггерах 18 — 21, элементы И
22 — 45, информационные входы KOTOpblx соединены с шиной 4б записи и с входом 47


