Устройство для компенсации совпадения переходов для синхронной цифровой системы передачи дискретной информации

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К ПАТЕНТУ (61) Дополнительный к патенту— (22) Заявлено 24.06.74 (21) 2041807/09 (23) Приоритет — (32) Союз Соаетскии

Социалистических

Республик (11) 618066

2 (51) М. Кл.

Н 04 4 7/02

Государственный иоиитет

Совета Министров СССР оо делам изобретений и открытий (33) (31) (43) Опубликовано 30.07.78.Бюллетень № 28 (45) Дата опубликования описания 25.07,78 (53) УДК 621.394.662 (088,8 ) Иностранец

Джеймс Хоугтон Томас (Авс тралия ) (72) Автор изобретения

Иностранная фирма

"Л. М. ЭРИКССОН ПТИ. ЛТД" (Австралия) (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОМПЕНСА11ИИ СОВПАДЕНИЯ ПЕРЕХОДОВ

ДЛЯ СИНХРОННОЙ ЦИФРОВОЙ СИСТЕМЫ ПЕРЕДАЧИ

ДИСКР ЕТНОЙ ИНФОРМАЦИИ

Изобретение относится к цифровым системам передачи данных и может использоваться для детектирования и компенсации совпадения переходов в цифровой системе передачи данных.

Известно устройство для компенсации совпадения переходов для синхронной цифровой системы передачи дискретной информации между центральной и удаленными оконечными станциями, содержащее последовательно соединенные; линейный формирователь сигнала и выходной коммутатор, причем на управляющий вход линейного формирователя сигнала подан синхросигнал (1J.

Однако такое устройство имеет сложную схему.

Цель изобретения — упрощение усч ройс тва.

Для этого B устройство для компенсации совпадения переходов для синхронной цифровой системы передачи дискреь ной информации между центральной и удаленньтми оконечными станциями, содержащее последовательно соединенные ли— нейный формирователь сигнала и выходной коммутатор, причем на управляющий вход линейного формирователя сигнала йодан синхросигнал, введены последовательно с оединенные первый элемент

"Исключающее ИЛИ " триггер и второй элемент Исключающее ИЛИ" выход которого подключен к управляющему. входу выходного коммутатора, а инверсный

10 выход триггера подключен к одному из входов первого элемента "Исключающее

ИЛИ", причем на вторые входы первого и второго элементов "Исключающее ИЛИ" п оданы с оответствующие синхросигналы, 15 а на второй вход .триггера — информационные сигналы от удаленных станций.

На чертеже показана структурная электрическая схема предлагаемого устройства.

2о Устройство содержит последовательно соединенные линейный формирователь 1 сигнала и выходной коммутатор 2, причем на управляющий вход линейного формирователя подан синхросигнал, и после25 довательно соединенные первый элемент

"Исключающее ИЛИ" 3 триггер 4 и второй элемент Исключаюшее ИЛИ 5, выход которого подключен к управляющему входу выходного коммутатора 2, а инверсный выход триггера 4 подключен к одному из входов первого элемента

"Исключающее ИЛИ" 3. На вторые входы первого и второго элементов "Исключающее ИЛИ" 3 и 5 поданы соответствующие синхросигналы, а на второй вход триггера 4 — информационные сигналы от удаленных станций (на чертеже не показаны) .

Устройство работает следуюшим образом.

Двухфазные данные от коммутатора или переключателя системы поступают на линейный формирователь 1 сигналов для формирования сигнала, пригодного для передачи в телефон системы на проводе выходной линии 6. Линейный формирователь чувствителен к совпадению фазы двухфазных данных с частотой повторения 64 кГц с локальным синхросигналом, который подается на провод 7.

Двухфазные данные синхронно передаются на выходную линию 6 со скоростью, вдвое превышающей нормальную скорость синхронизации системы. Частота импульсов локального синхросигнала на проводе 7 составляет 64 кГц, поэтому двухфазные данные синхронно поступают на выходную линию 6 с частотой 128 кГц.

Синхронизирующий сигнал частотой

128 кГц формируется в локальном генераторе синхронизации и поступает на провод 8, после чего проходит на триггер

4, предназначенный для коммутации данных из линейного формирователя 1 на выходную линию 6. Линейный формирователь содержит 3 -триггер 9 и логический элемент "Исключающее ИЛИ" 10»

Данные, поступаюшие на пере клю ча тел ь или коммутатор от удаленного телефона, име ютсявовходнойсоединительной линии 11 и синхронно передаются в переключатель каждые 15,6 мкс«интервал, формируемый сис» темой синхронизации частотой 64 кГц. Триг гер 4 и элементы "Исключающее ИЛИ»

3 и 5 представляют собой схему детекти« рования и компенсации совпадения переходов. Триггер 4 перебрасывается плюсом

1 его синхронизируюший вход 12 соединен с входной соединительной линией 11. Все текущие плюсовые переходы входящих данных на линии 11 приводят к тому, что триггер 4 синхрониэируется сигналом,: появляющимся на его входном проводе

13 данных.

618066 4

Сигнал на входном проводе 13 представляет собой cileuHr льный синхронизируюший или стробируюший сигнал, который может быть получен либо непосредственно от генератора синхрониэируюших импульсов системы, либо косвенно —. от переключателя. Специальный синхронизируюший сигнал — это импульс, который изменяется во времени таким образом, чтобы иметь большую величину на входном проводе 13 триггера 4 непосредственно перед, во время и после интервала неопределенности на входе переключателя, Время неопределенности зависит от примененного входного устройства переклю15 чателя.

В качестве входного устройства может быть, например применен сдвиговый регистр с параллельным переносом, время установки которого равно 10 нс. 9— триггер малой мощности, который также пригоден для использования в качестве устройства детектирования, имеет время установки 30 нс, По указанной причине надежное детектирование любого перехода на входной соединительной линии

11, имеющего место в течение интервала неопределенности, равного 10 нс, обеспечивается за счет того, что плюсовой переход специального синхронизи30 рующего сигнала начинается на входном проводе 13 данных триггера 4 не позднее, чем за 30 нс до начала интервала неопределенности (длительность равна

10 нс, следовательно, за 40 нс до того, 35 как синхрониэируюший сигнал переключателя изменит свое состояние).

Частота повторения специального синхронизируюшего сигнала может быть достаточно малой, но в максимальном

40 варианте равна 64 кГц синхронизации, деленным на максимальное число двоичных разрядов задержки, полученное с учетом максимального времени ресинхронизации схемы синхронизации системы теле45 фонной связи. Теоретически достаточно, чтобы специальный сигнал синхронизации появился на проводе 13 единственный раз, а именно при первом применении аппаратуры.

Специальный синхронизирующий сигнал появляется на проводе 14 и подается на триггер 4 через двухвходовый элемент

"Исключаюшее ИЛИ" 3. Другой вход 15 элемента "исключающее ИЛИ" 3 соеди55 нен со сбросным выходом триггера 4.

Прямой выход 16 триггера 4 связан с одним из входов второго элемента "Исключающее ИЛИ" 5. Второй вход элемента

Исключающее ИЛИ" 5 является прием618066 ником синхронизирующего сигнала частотой 128 кГц, поступающего п6 проводу 8, а выход элемента "Исключающее

ИЛИ 5 передает синхронизирующий сигнал для синхронизации выходящих данных на выходную линию 6. 5

Все плюсовые переходы сигнала данных в переключателе на входной соединительной линии 11 приводят к синхронизации триггера 4 сигналом на его входном проводе 13. Этот сигнал представляет собой описанный подробно ранее специальный синхронизирующий сигнал.

Специальный синхронизирующий сигнал имеет высокий уровень, когда триггер 4 синхронно переключается с плюсовым переходом во входящих данных. При предварительном нулевом (сброшенном) состоянии триггера 4 на его прямом выходе

16 сигнал равен нулю, а при единичном состоянии триггера 4 сигнал на его прямом выходе изменяет свое состояние на противоположное.

Одновременно инверсивный выход переходит в нулевое состояние. В первоначальном состоянии, т.е. состоянии сброса триггера 4, стробирующий сигнал истинности появляется на его входном проводе

13, но после изменения состояния он инвертируется благодаря воздействию элемента "Исключающее ИЛИ" 3. Триггер

4 вновь изменяет свое состояние . при следующем появлении плюсового перехода во входных данных, совпадающего со специальным синхронизирующим импульсом. Однако такое совпадение предотвращается элементом "Исключающее ИЛИ"

5, который инвертирует синхронизирующий сигнал 128 кГц, вызывающий задержку выхода данных на 39 мкс.

По этои причине выходные данные телефонной системы задерживаются дополнительно на 3,9 мкс. В этом случае проис6 ходит Ресижсронизация телефона с указанными данными, и после учета всех за держек прохождения данные возвращаются на выходной коммутатор 2 со сдвигом на

3,9 нс. Таким образом, следующее совпадение может иметь место только при увеличении задержки в прохождении, например, в результате изменения длины линии.

При использовании изобретения обеспечивается значительное упрощение устройства.

Формула изобретения

Устройство для компенсации совпадения переходов для синхронной цифровой системы передачи дискретной информации между центральной и удаленными оконечными станциями, содержащие последовательно соединенные линейный формирователь сигнала и выходной коммутатор, причем на управляющий вход линейного формирователя сигнала подан синхросигнал, о т л и ч а ю щ. е е с я тем, что, с целью упрощения устройства, введены последовательно соединенные первый элемент Исключающее ИЛИ", триггер и второй элемент "Исключающее ИЛИ," о выход которого подключен к управляющему входу выходного коммутатора, а инверсный выход триггера подключен к одному из входов первого элемента,"Исключающее ИЛИ", причем на вторые входы первого и второго элементов Исключающее ИЛИ" поданы соответствующие синхросигналы, а на второй вход триггера поданы информационные сигналы от удаленных станций.

Источники информации,:принятые. во внимание при экспертизе;

1. Патент США _#_o. 3746800, кл, 178-69.5, 1973.

6 18066

Составитель Е. Погиблов

Редактор Т, Рыбалова ТехредА. Алатырев Корректор H. Tynuna

Заказ 4141 Тираж 805 Подписное

БНИИПИ Государственного комитета Совета Министров СССР

l по делам изобретений и открытий

113035, Москва, >К-35; Раушская наб„д, 4/5

Филиал ППП Патент", г, Ужгород, ул. Проектная, 4

Устройство для компенсации совпадения переходов для синхронной цифровой системы передачи дискретной информации Устройство для компенсации совпадения переходов для синхронной цифровой системы передачи дискретной информации Устройство для компенсации совпадения переходов для синхронной цифровой системы передачи дискретной информации Устройство для компенсации совпадения переходов для синхронной цифровой системы передачи дискретной информации 

 

Похожие патенты:

Изобретение относится к радиотехникe, в частности к устройствам временной синхронизации для систем связи, в том числе с широкополосными сигналами

Изобретение относится к области связи, в частности к усовершенствованной системе связи, в которой абонент передает данные с переменной скоростью на выделенном ему канале трафика

Изобретение относится к радиотехнике, а именно к области синхронизации сложных сигналов, в частности М-последовательностей с повышенной сложностью

Изобретение относится к области радиотехники и может быть использовано в широкополосных системах связи

Изобретение относится к области радиотехники, в частности к способам и устройствам временной синхронизации для систем связи, в том числе с широкополосными сигналами, к сотовым системам радиосвязи множественного доступа с кодовым разделением каналов, базовым и мобильным станциям, использующим методы временной синхронизации

Изобретение относится к радиотехнике и может найти применение в приемниках широкополосных сигналов

Изобретение относится к способу и устройству для выдачи синхронизирующего сигнала на устройство разделения сигнала, причем синхронизирующий сигнал частотно согласован с синхронизирующим сигналом на кодирующем устройстве
Наверх