Цифровая система для обработки данных
613327 и-ю группу элементов И 9i — 9„,,коммутатор
10.
Процессоры 1 формируют по входным словам и вложенному алгоритму соответствующие выходные слова. Группа регистров 8,преобразует гараллельную последовательность выходных слов всех процессоров во временную последовательность и передает ее на входы соответствующих элементов И 7 и 9. Д. я того, чтобы обеспечить гибкую связь выхо ов регистров 8 с входами элементов И 7 н 9 в зависимости от порядкового номера (1, 2, ..., m) введен коммутатор 10. Элементы И 7 и 9 выделяют пространственную составляющу о адреса связи под управлением блоков В. Элементы ИЛИ б объединяют одноименные выходы элементов И 7 и 9 и,передают информацию на элементы И 4, выделяющие временну.ю составляющую адреса связи. В блоки 6 заносится и затем хранится адрес процессора, с выхода которого необходимо гринять информацию. По этому адресу происходит отпирание! элементов И 4 в тот момент времени, когда на выходе регистров 8 появляется выходное слово с этого процессора. íрн.: .;-.та.=. информация записывается в соответствующий разряд блока 2 оперативной, памяти и хранится там до момента окончания обмена информацией.
Цель коммутации заключается в передаче информации с выходов на входы процессоров в соответствии с граф-схемой задачи.
Рассмотрим, как осуществляется;коммутация в данной системе.
Массив выходных слов всех про!цессоров, представляющий собой параллельную последовательность, преобразуется в регистрах во временну.ю последовательность слов. При этом выходное слово -го процессора .появляется на выходе регистров в I-й момент времени и через коммутатор 10 попадает на входы соответствующих элементов И 7 и 9, Данная система обладает большим быстродействием и обеспечивает возможность построения вычислительных систем обработкп данных, оптимальных по производительности! стоимости, габаритам и весу.
5 Формула пзооретенпя
Цифровая система для обработки данных, содержащая и процессоров, входами соединенных с соответствующими выходами блока оперативной памяти, а выходами — с входами группы и последовательно;параллельных регистров,,первую группу и элементов И, выходами соединенных с соответствующими входами блока оперативной памяти, и блоков запоминания адресов связи первого уровня, вь:ходами соединенных с первыми пходамп п элементов И,первой группы,:группу и элементов ИЛИ на m входов, выходами соединенных с вторы!ми цходами а элементов И первой группы, отл ича ющ ая с я тем, что, с це;bto увеличения быстродействия, она дополнительно содержит т групп по и элементов
И, выходаьги соединенных с соответствующими входами и элементов ИЛИ, группы и блоков за поминания адресов связи второго уровня, и выходов каждого блока запоминания адресов связи второго уровня, соединены с первыми входами элементов И одной из m групп элементов И, вторые входы элементов И каж30 дой из m групп элементов И соединены между собой,,коммутатор, входами соединенный с соответствующими выходами группы и последовательно-параллельных регистров, а выходами — с вторыми входами и элементов И
З5 каждой Из щ групп.
Источники информации, принятые во внимание,при SgcIHe!pтИЗе:
1. Двторакое свидетельство СССР
40 №,503245, G 06 F 15Иб, 1976.
2. «Рага11е1 Pigital Differential Apajyzen
With ArPjtrary Stored jnterconnectiqpq» jEEE
Transactions on Computers.

