Устройство для сопряжения цифровой вычислительной машины с внешними устройствами
11ц 605208
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
I
Ъ (61) Дополнительное к авт. свид-ву (22) Заявлено 01.11.76 (21) 2451701/18-24 с присоединением заявки ¹â€” (23) Приоритет (43) Опубликовано 30.04.78. Бюллетень ¹ 16 (45) Дата опубликования описания 21.04.7 .. (51) М. Кл. - О 06Г 3 04
Государственный комитет
Совета Министров СССР
ll0 делам изобретений и открытий. (53) УДК 681.325(088.8) (72) Авторы изобретения H. Г. Аликин, В. Ф. Киреева, В. К. Обухов, А. К. Рыжов, А. В. Цспелев и T. 11. Ц1ишова (71) Заяьителb (54) УСТРОЙСТВО ДЛЯ СОГ1РЯМБНИЯ ЦИФРОВОЙ
ВЫт-1ИСЛИТЕАЬИОЙ ЫА111ИИЫ С В111тЦ! НИМИ УС i РОЙСТВАМИ
Изобретение относится .к вычислительной технике, в частности к устройствам сопряжения, и может быть использовано для организации обмена данными между разнотипными внешними устройствами и ЦВМ.
Известно успройство для сопряжения цифровой вычислительной машины с внешними устройствами, (1), содержащее электронные часы, ключи, элементы И, ИЛИ, триггеры, элемент задержки, схему разделения, регистратор и блок управления.
Недостаток устройства состоит в том, что оно требует повышенных затрат оборудования при его реализации.
Наиболес близким к изобретению по технической сущности и достигаемому результату является устройство для сопряжения цифровой вычислительной машины с внешними устройствами (2), содержащее обратимый преобразователь последовательного кода в параллельный, первый вход — выход которого является первым входом — выходом устройства, и блок согласования форматов, первый вход— выход которого служит вторым входом выходом устройства.
Однако такое устройство не обеспечивает работу,с разнотипными по скорости внешними устройствами, что ограничивает его функциональные возможности. Кроме того, оно имеет низкую надежность, поскольку достоверность принимаемой информации зависит от длины соединительных ка белей.
Цель изобретения — расширение функциональных возможностей устройства путем обес5 печения работы устройства с разнотипнымн по скорости передачи данных внешними устройствами il повышение надежности.
Зто достигается тем, что в устройство ьведены блок дешифрации признаков, блок бу10 ферной памяти и днфференцирующий элемент, причем вход устройства через днфференцирующш1 элемент соединен с входом обратимого преобразователя последовательного кода в параллельный, второй и третий входы — выходы
15 которого связаны соответственно с входоя— выходом блока дешифрации признаков и с первым входом — выходом блока буферной памяти, первый и второй выходы блока дешифрации признаков подключены соответст20 венно к входам блока согласования форматов и блока буферной памяти, а второй вход— выход блока согласования форматов соединен с вторым входом — выходом блока буферной памяти.
25 Структурная схема устройства приведена на чертеже.
Устройство для сопряжения цифровой вычислительной машины с внешними устройствами содержит обратимый преобразователь 1
30 последовательного кода в параллельный, диф605208
Формула изобретения
Составитель Ф. Шагиахметов
Редактор И. Грузова Техред А, Камышникова Корректоры: Jl. Орлова н И. Позняковская
Заказ 519/!5 Изд. М 395 Тираж 841
НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, )К-З5, Раушская наб., д. 4/5
Подписное
Типография, пр. Сапунова, 2
Днфферснпируlo(IIèé элемент 2 служит для ав1ома-1 ll lcci(ol Î Оп 1)сдс.1снпя Времени задери(ки информации в кабеле, связывающем ЦВМ и устройство сопряжения, и компенсации выявленной задержки.
Поступающие из ЦВМ первые два разряда информации — «10». Момент смены «1» на «О» выделястся дифференцирующим элементом и выдается сигнал разрешения приема следующих разрядов входной информации.
Блок 5 расшифровывает управляющие байты, поступающие из преобразователя 1 и, в зависимости от результатов, управляет работой всех блоков устройства для сопряжения.
Он может быть построен на дешифраторах, регистре признаков и тактовом устройстве.
Таким образом, введечие в состав известного устройства блока дешифрации признаков, блока буферной памяти и дифференцирующего -лемента позволяет расширить функциональные возможности известного устройства путем организации режима работы с разнотипными по скорости передачи да нных внешними устройствами и повысить надежность за счет автоматического определения задержки в кабеле.
Устройство для сопряжения цифровой вычислительной машины с внешними устройствами, содержащее обрати мый преобразова1С.11 последовательного кода Н,IIBp3,1.1Ñ.IÛIblll, псpвый В. Од — вы .Од которОГО является пepвым входом — выходом устройства, и блок согласования форматов, первый вход — выход которого является вторым входом — выходом устройства, о т;I il ч а ю щ ее с я тем, что, с целью расширения функциона IbHblx возможностей путем обеспечения работы устройства с разнотипными по скорости передачи данных
10 внешними устройствами и повышения надежности, оно содержит блок дешифрации признаков, блок буферной памяти и дифференцирующий элемент, буричем вход устройства через дпфференцирующий элемент соединен с
15 входом обратимого преобразователя последова1сльпого кода в параллельный, второй и третий входы — выходы которого соединены соответственно с входом — выходом блока дешифрации признаков и с первым входом — вы20 ходом блока буферной памяти, первый и второй выходы блока дешифрации признаков сос1инсны соответственно с входами блока согласования формагов и блока буферной памяти, " второй вход — выход блока согласования
25 форматов соединен с вторым входом — выходом блока буферной памяти.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР Ко 468243, 30 кл. G 06Г 13/00, 1973.
2. 11атент Франции Хо 2242910, кл. G 06F
13/ 00, И 041 1/00, 1973.


