Устройство для управления печатающим механизмом
Союз Советских
Социалистических
Республик
О П И С А Н И Е
ИЗОБРЕТЕНИЯ
"1) 598065
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву(22) Заявлено13.06.75 (21) 2147987/18-24 с присоединением заявки № (23) Приоритет (43) Опубликовано 15,03.78. Бюллетень № 10 (45) Дата опубликования описаниями .ОЪ. 98
2 (5I) М. Кл.
5 06 Г 3/12
Гасударстаенный комитет
Саавта Миниотраа СССР по делам иэооретений и открытий (53) УДК 681.327.12 (088.8) (72) Авторы изобретения
В, М. Заложин и В. В. Сковородцев (71) Заявитель (S4) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ПЕЧАТАЮЩИМ
МЕХАНИЗМОМ
Изобретение относится к области автоматики и вычислительной техники и может быть использовано в построчно печатающих быстродействующих алфавитно-цифровых устройствах.
Известно устройство для управления печатающим механизмом, содержащее блок сопряжения, подключенный к блоку памяти, счетчик числа строк, соединенный с блоком управления, генератор синхросигналов, подключенный к схеме сравнения, и соединенный с ней формирователь сигналов печати (1) .
Наиболее близким техническим решением к данному изобретению является устройство для управления печатающим механизмом, содержащее блок сопряжения, подключенный к блоку памяти, к последовательно соединенным первому и второму регистрам, соединенным с блоком памяти, с третьим и четвертым регистрами, первую схему сравнения, подключенную к блоку памяти, первому и третьему регистрам и к формирователю кода позиции, соединенному с третьим и четвертым регистрами, формирователь сигналов печати, подключенный к четвертому регистру, соединенному с блоком памяти, генератор синхросигналов и формирователь сигналов транспорта (2 .
Недостатком известных устройств для управления печатающим механизмом является необходимость применения элементов с высоким быстродействием для получения достаточной скорости печати.
Целью изобретения является повышение быстродействия устройства для управления печатающим механизмом без применения высокопроизводительных логических элементов и элементов памяти.
Это достигается тем, что предлагаемое устройство для управления печатающим механизмом содержит пятый и шестой регистры, вторую схему сравнения и формирователь синхросерий, причем первый и второй входы пятого регистра соединены с выходами третьего ре15 гистра, третий вход — с одним из выходов формирователя синхросерий и одним из входов четвертого регистра, к другим входам которого подключены первый выход пятого регистра, выходы шестого регистра и выход первой схемы сравнения, соединенный с блоком памяти, другой выход формирователя синхросерий подключен ко входу формирователя кода позиции, его вход соединен с генератором синхросигналов, первый вход шестого регистра подключен к выходу второй схемы сравнения, соединенной с блоком памяти, второй вход — к выходу форми598065 рователя сигналов печати, третий вход — к выходу второго регистра, один из входов второи схемы сравнения подключен ко второму выходу формирователя кода позиции, два других входа соединены с соответствующими входами первой схемы сравнения, а второй выход пятого регист- 5 ра соединен с формирователем сигналов транспорта.
На фиг. 1 представлена блок-схема предлагаемого устройства для управления печатающим механизмом; на фиг. 2 — временная диаграмма его работы.
Устройство для управления печатающим механизмом содержит блок сопряжения 1, блок памяти 2, второй регистр 3, первый регистр 4, первую и вторую схемы сравнения 5, 6, четвертый и шестой регистры 7, 8, третий регистр 9. формирователь синхросерий 10, генератор синхросигналов 11, формирователь кода позиции 12, пятый регистр 13, формирователь сигналов печати 14 и формирователь сигналов транспорта 15.
Блок сопряжения 1 связан со стандартными линиями интерфейса ЭВМ. С его выхода информация побайтно поступает в блок памяти 2, а сигналы пересчета — во второй регистр 3.
Блок памяти 2 — матричного типа и содержит
N адресуемых ячеек памяти, а также схемы записи, считывания и анализа наличия информации, последняя из которых вырабатывает сигнал, поступающий на первый регистр 4. Информация, считанная из блока памяти 2, поступает в первую и вторую схемы сравнения 5, 6.
Второй (адресный) регистр 3 выполнен в 36 виде триггерного счетчика, его состояние непрерывно используется для адресации ячеек блока памяти 2 и разрядов четвертого и шестого регистров 7, 8, а сигнал, возника1ощий при его переполнении, поступает на первый и третий
35 регистры 4, 9.
Формирователь синхросерий 10, принимая на вход сигналы от генератора синхросигиалов
11, вырабатывает две серии — нечетную и четную. Первая из них поступает на формирователь кода позиции 12, третий и четвертый регистры 9, 7, а вторая — на четвертый и пятый регистры 7, 13, тактируя работу устройства в целом.
Формирователь кода позиции 12 состоит из счетчика, разрядность которого определяется . байтовой структурой символа. Его текущее состояние интерпретируется как кодовая комбинация четной или нечетной позиции знака печатающего механизма и подается соответственно на первую или вторую схемы сравнения 5, 6.
Сигналы, ими вырабатываемые, в случае совпадения поступают на адресуемые разряды соответственно шестого и четвертого регистров 8, 7, а также в блок памяти 2 для сброса ячеек памяти, содержимое которых удовлетворило условия сравнения.
Четвертый (выходной) регистр 7 и шестой (дополнительный выходной) регистр 8 выполнены на триггерах и содержат разряды, адресуемые в соответствии с порядком сканирования ячеек памяти в блоке памяти 2. Первый регистр (печати) 4 фиксирует граничные моменты записи информации в блок памяти 2 и полного ее
60 считывания (со стиранием) в процессе построчной печати информации. Сигнал с его выхода разрсшает работу схем сравнения 5, 6 и включение третьего регистра 9.
Третий регистр (цикла) 9 определяет время сканирования всеx ячеек памяти в олоке памяти 2 в режиме пс ати. Его включение осуществляется при наличии сигнала окончания транспорта бумаги из печатающего механизма, а выключение при псреполншши второго регистра
3.
Формирователь сигналов печати 14 содержит N элементов, каждый из которых представляет собой одновибратор с регулируемой длител ьн остью.
На фиг. 2 приняты следующие обозначения:
i — текущий порядковый номер сигнала генератора синхросигналов 11, j — порядковый номер разряда четвертого и шестого регистров 7, 8, позиции в строке печати, адреса ячейки памяти в блоке. ц ам яти 2.
Устройство для управления печатающим механизмом работает следующим образом.
В установившемся динамическом состоянии механизма синхросигналы. поступающие Hd вход формирователя синхросерий 10, разделяются в нем на четную и нечетную серии (фиг. 2, а — в). Первая из них поступает на вход формирователя кода позиции 12. в котором производи ся их пересчет сначала по переднему, а потом Ilo заднему фронту си хросигнала. Каждое из полученных значений счетчика выдается в качестве кодовых комбинаций HQ регистры первой и второй схем срав1 ения 5, 6 (фиг. 2, г, д), Взаимодействие устройства с ЭВМ начина.— ется по инициативе ЭВМ. В режиме записи информации соо". ветствующие команды через блок сопряжения 1 управляют работой блока памяти 2 и второго регистра 3. Конец записи определяется по сигналу переполнения, который включает первый регистр.4 (фиг. 2, е); i pu этом создаются условия для включения третьего регистра 9 по нечетному синхросигналу (фиг.
2, ж). Сигнал с этого регистра запускает синхронизирующую цепь программы чтения информации из адресуемых ячеек памяти блока памяти 2 и разрешает включение пятого регистра
13 по заднему фронту четного синхросигна;а (фиг. 2, и), В течение времени Т. осущестB,,ÿñòñÿ сравнение содержимого всех ячеек па:., 1TH блока памяти 2 с установленными значени; ми регистров схем сравнения 5, 6. Положительный результат сравнения на схеме сравнения 5 при анализе 1-ой ячейки памяти вызывает вклю инне i-го разряда четвертого регистра 7 (фиг. 2, л1.
При анализе (1+т) ячейки памяти удовлетворяется сравнение в схеме сравнения 6, что приводит к вклю ению (j+m) разряда шестого регистра 8 (фиг. 2, м). При этом производится стирание указанных ячеек памяти блока памяти
2. К моменту поступления i-го синхросигнала, кодовая комбинация которого была предварительно установлена на первой схеме сравнения
5, выполняется анализ всего содержимого блока памяти 2, аналогичная операция произво598065 асс ссс с.З сс с. с
Д П„
1Ссссс г г
iт и, с r, сса с-» с»т
t е! сс г и v, Р с г сс ссс !! !г! И И ПИ Заказ 1236/40 Тираж 826 г1одписиое
Филиал 111111 «!!агент», г. Ужгород. Ул. !Iроектиаи. 4 дится и по отношению к (i+m) синхросигналу при помощи второй схемы сравнения 6. Пришедший синхросигнал, кроме того, включает третий регистр 9, который, проработав в течение времени Т, был выключен сигналом переполнения со второго регистра 3, выключает j-ый 5 разряд четвертого регистра 7 через его сбросовый вход, при этом запускается соответствующий разряд формирователя сигналов печати
14 и совершается оттиск i-ой литеры в j-ой позиции строки (фиг. 2, н) . Кроме того, i-ый
4О синхросигнал включает (j+m) разряд четвертого регистра 7, подготавливая его под сброс очередным (i+m) синхросигналом, а с приходом последнего указанный разряд выключается, что вызывает запуск (j+m) разряда формирователя сигналов печати 14 и выключение 15 соответствующего разряда шестого регистра 8.
Рассмотренный цикл работы устройства повторяется до тех пор, пока хотя бы в одной из ячеек блока памяти 2 сохраняется информация.
Наступление такого момента 1о (фиг. 2, к, л) свидетельствует об окончании процедуры с1.ав- 2О нения содержимого блока памяти 2 с текущизси значениями кодовых позиций носителя литер печатающего механизма.
Технико-экономический эффект от изобретения заключается в повышении быстродействия устройств печати.
Формула изобретения
Устройство для управления печатающим механизмом, содержащее блок сопряжения, подключенный к блоку памяти, к последовательно ЭО соединенным первому и второму регистрам, соединенным с блоком пасмяти, с третьим и четвертым регистрами, первую схему сравнения. подключенную к блок; памяти, первому и третьему регистрам и формирователю кода позиции, соединенному с третьим и четвертым регистрами, формирователь сигналов печати, подключенный к четвертому регистру, соединенному с блоком памяти, генератор синхросигналов и формирователь сигналов транспорта, отлииаюи(ееся тем. что, с целью повышения быстродействия устройства. оно содержит пятый и шестой регистры, вторую схему сравнения и формирователь синхросерий, причем первый и второй входы пятого регистра соединены с выходами третьего регистра, третий вход — с одним из выходов формирователя синхросерий и одним из входов четвертого регистра, к другим входам которого подключены первый выход пятого регистра, выходы шестого регистра и выход первой схемы сравнения, соединенный с блоком памяти, другой выход формирователя синхросерий подключс!I ко входу формирователя кода позиции, его вход соединен с генератором синхросигналов, первый вход шестого рсг !сгра подключен к выходу второй схемы сравнения, соединенной с блоком памяти. второй вход — к вых сд формирователя сигналов печати, третий вход — к выходу второго регистра, один из входов второй схемь! сравнения подключен ко второму выходу формирователя кода позиции, два других входа сосдинеHbl с соответствующими входами первой схемы сравнения, а второй выход IIHTol регистра соединен с формирователем сш палов транспорта.
Источники информац ш, принятые во внимание при экспертизе:
1. Патент США Л 3753246, кл. 340 в 172.5.
1973.
2. Алфавитно-цифровое печатающее устройство АЦПУ-128-5, Техническое описание
ПТ3.043. 101ТО Ред-72. с г с tb с сс ! - ус с»с с т сг J»P е


