Устройство тактовой синхронизации
О П И С А H H E (i(1585618
ИЗОБРЕТЕНИЯ
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. снид-ву (22) Заявлено26.04.76 (21)2353602/18-0 (51) М. Кл. с присоединением заявки №
Н 04 1„ 7/02
Государственный комитет
Совете Министров СССР по делом изобретений и открытий (23) Приоритет (43) Опубликовано 25.12,77. Бюллетень №4 (45) Дата опубликования описания (о3) УДК 621.394.662 (088.8) (72) Автор изобретения
В. М. Нейман (71) Заявитель (54) УСТРОЙСТВО ТАКТОВОЙ СИНХРОНИЗАЦИИ
Изобретение относится к технике связи и может испопьзоваться в системах передачи дискретной информации.
Известно устройство тактовой синхронизации, содержащее формирователь входных импульсов -и управляемый генератор, выход которого подключен ко входу формирователя выходных синхроимпульсов и к одному из входов фазового дискриминатора,.выход которого через управляющий элемент подкпкчен ко входу управпяемого генератора (1).
Однако данное устройство имеет большое, время вхождения в синхрониэм.
Это достигается тем, что в устройство введены фазовый селектор, делитель частоты, частотный компаратор, фильтр, пороговый блок, блок задержки, вентиль и элемент
ИЛИ, при этом один из выходов формирователя входных импульсов через элемент ИЛИ подцепь изобретения — сокращение времени вхождения в синхрониэм и исключение пожной синхронизации при наличии искажений входного сигнала типа преобладания кпючен к входу фазового селектора, один из вьисодов которого подключен к другому входу фазового дискриминатора и через поспедоватепьно соединенные делитель частоты, 5 частотный компаратор и фильтр — к управ пяющему входу фазового селектора, к опорному входу которого подключен выход управпяемого генератора, а два других выхода фазового сепектора подключены соответствен10 но к другому входу частотного компаратора и через последовательно соединенные пороговый блок и блок задержки - к управпяющему входу вентипя, включенного между другим выходом формирователя входных импупь15 сов и другим входом элемента ИЛИ, На чертеже изображена структурная апектрическая схема предлагаемого устройства.
Устройство тактовой синхронизации, содержит формирователь 1 входныхимпульсов 20 и управпяемый генератор 2, выход которого подключен ко входу формирователя 3 выходчыл синхроимпупьсов и к одному иэ входов фазового дискриминатора 4, выход которого через управпяющий элемент 5
25 подключен ко входу управпяемого генера585618 тора 2, а также фазовый селектор 6, депитепь 7 частоты, частотный компаратор 8, фильтр 8, пороговый блок 10, блок ll задержки, вентиль 12 и элемент ИЛИ 13, при этом один из выходдв формирователя входных импульсов через элемент ИЛИ 13 подключен к входу фазового селектора 6, один из выходов которого подключен к другому входу фазового дискриминатора 4 и через последовательно с единенные делитель 7 частоты, частотный компаратор 8 и фильтр 9к управляющему входу фазового селектора
6, к опорному входу которого подключен (" выход управляемого генератора 2, а два других выхода фазового селектора 6 подклю- чены соответственно к другому входу частотного компаратора 8 и через последователь но соединенные пороговый блок 10н блок 11 задержки — к управляющему входу вентиля
12, включенного между другим выходом формирователя 1 входных импульсов и другим входом элемента ИЛИ 13.
Устройство работает следующим образом.
Импульсы, сформированные формировате-. лем 1 по отрицательным и положительным перепадам входной дискретной информации через,элемент ИЛИ 13 и фазовый селектор
6 поступают на вход фазового дискриминатора 4, на другой вход которого подаются колебания управляемого генератора 2.
Сигнал рассогласования с фазового дискриминатора 4 через управляющий элемент 5 воздействует на,частоту управляемого генератора 2, изменяя ее,.формироватепь 3 формирует выходные синхроимпупьсы. В начале входа в синхроииэм на выходе фазового селектора 6 вырабатывается импульс близкий к 2 Й. По мере накопления информации и вхождения устройства в режим точ- . ной синхронизации на выходе фазового се« лектора 6 импульс значительно сужается
I и определяется величиной временного рассеяния фронтов входного сигнала и величиной преобладаний.
-45
В случае: возникновения ложной синхронизации на выходе порогового блока 10 в течение значительного времени сохраняется сигнал угловой селекции более Ж. При этом
1 условия с выхода блока 11 задержки им50 пульс запрета подается на вентиль 12 и устройство пецейодит в.режим синхронизации только
t по отрицательным перепадам входного сигнала, после чего происходит сброс блока
11 задержки и устройство переходит в реЯ жим нормальной синхронизации.ло всем перепадам входного сиг нала, сигнал на выходе порогового блока 10 прекращается.
Коэффициент деления делителя 7 частоты устанавливается в зависимости от ожидаемой доли фронтов во входном сигнале, которые обусповпены действием помех.
Применение предлагаемого устройства позволяет изменять параметры в зависимости от величины рассеяния фронтов входного сигнала и преобладания, что обеспечивает быстрый вход в синхронизм и искпюче: ние возможности ложной синхронизации при высокой помехозащищенности, Формула изобретения
Устройство тактовой синхронизации, са» держащее формирователь входных импульсов и управляемый генератор, выход которого подключен ко входу формирователя выходных синхроимпупьсов и к одному из входов фазового дискриминатора, выход которого через управляющий элемент подключен ко входу управляемого генератора, о т л и ч аю ш е е с я тем, чтд, с целью сокрашения времени вхождения в синхронизм и исключения ложной синхронизации при наличии искажений входного сигнала типа "преобладаний", введены фазовый селектор, делитель частоты, частотный компаратор, фильтр, пороговый блок, блок задержки, вентиль и элемент ИЛИ, при этом один из выходов формирователя входныхимпульсов через элемент ИЛИ подключен к входу фазового селектора, один из выходов
\ которого подключен к другому входу фазового дискриминатора и через последовательно соединенные делитель частоты, частотный компаратор и фильтр — к управляющему входу фазового селектора, к опорному входу которого подключен выход -fnpaaaaevoro генератора, v а два других выхода фазового селектора подклю чены соответственно к другому входучаототного компаратора,, и через последовательно
1 соединенные. пороговый блок и блок задержки - к управляющему входу вентиля, включенного между другим выходом формирователя входных импульсов и другим входом элемента ИЛИ.
Источники информации, принятые во внимание при экспертизе:
1. Мартынов Е. М. Синхронизация в системах передачи дискретных сообщений. М.,, :вязь, 1972, с. 35.
585618
Составитель Т. Маркина
Редактор М. Рогова Техред 3. Фанта
Корректор И. Гоксич
Филиал ППП Патент r, Ужгород, ул, Проектная, 4
Заказ 5064/46. Тираж 815 Подписное
UHHHIM Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д, 4/5


