Форсирующее устройство
О П И С А Н И Е !11)552697"
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Со1оз Советских
Социалистических
Республик (б1) Дополнительное к авт. спид-ву (22) Заявлено 12.03.76 (21) 2331668/21 с присоединением заявки № (51) Ы. Кл.э H ОЗК 17/ 56
Государственный комитет (23) Приоритет
Совета Министров СССР (53) УДК 621.376.5 (088.8) Опубликовано 30.03.77. Бюллетень № 12
Дата опубликования описания 11.04.77 по делам нэобретений и открытий (72) Авторы изобретения
В. П. Полетайкин и Е. Б. Рабинович (71) Заявитель (54) ФОРСИРУЮ1ЦЕЕ УСТРОЙСТВО
Изобретение относится к области автоматики и может быть использовано при форсированном включении обмоток электромагнитов, реле щаговых двигателей и т. д.
Известно форсирующее устройство, состоящее из источника низкого напряжения, ключевой схемы, содержащей транзистор, в коллектор которого включены тиристоры с нагрузкой индуктивного характера.
Известно также форсирующее устройство, содержащее первый и второй транзисторы, источники высокого и низкого напряжений, к общей точке которых подключен один из выводов индуктивной нагрузки, параллельно нагрузке подключена последовательная цепь из стабилитрона и диода, а к базам транзисторов подключены источники управляющих сигналов.
Но известные устройства имеют ограниченные функциональные возмо>кности.
Цель изобретения — расширение функциональных возможностей, Это достигается тем, что в предлагаемом устройстве общая точка источников управляющих сигналов подключена к общей точке источников высокого и низкого напряжений, другой вывод индуктивной нагрузки подключен к коллекторам первого н второго транзисторов, а эмиттеры транзисторов подключены соответственно к источникам высокого и низкого напряжений.
На чертеже изображена электрическая схема предлагаемого устройства.
5 Устройство содержит первый ключевой транзистор 1, второй ключевой транзистор 2, первый разделительный диод 3, второй разделительный диод 4, стабилитрон 5, индуктшэпую нагрузку б, активное сопротивление 7 пн10 дуктивной нагрузки, источник 8 низкого напряжения, источни" 9 высокого напряжения, источники 10 и 11 управляющих сигналов.
К общей точке источников 9 и 8 высокого и низкого напряжений подключен один конец
15 индуктивной нагрузки б, другие концы источников напряжения соединены с вторым концом нагрузки б, причем источник 9 высокого напряжения через транзистор 2, а источник 8 низкого напря>кения через транзистор 1, диод
20 3 и последовательно соединенные диод 4 и ста-. билитрон 5 подключены параллельно индуктивной нагрузке б.
Устройство работает следующим образом.
В исходном состоянии транзисторы 1 н 2
25 закрыты. Ток в нагрузке равен н1лю. В состоянии форсированного включения относительно общего поло>кительного полюса источников
8 и 9 на базу транзисторов 1 и 2 подаются управляющие напря>кения, трап iicè1ðû 1 и 2
3(1 !!ход!1т в рож!1х нась11це!1Ия.
552697
Формула изобретения
Составитель Г, Кутний
Техред И. Карандашова
Редактор С. Заика
Корректор Н. Аук
Заказ 755/9 Изд. № 340 Тираж 1054 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, 5Ê-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
К нагрузке приложено напряжение, равное напряжению источника 9. При этом диод 3 заперт, ток в нагрузке начинает форсированно увеличиваться, достигая своего номинального значения, рост его прекратится, когда управляющая схема запрет транзистор 2. Ток нагрузки протекает через транзистор 1 и диод
3 под действием напряжения источника 8.
При выключении управляющей схемой транзистора 1 происходит отключение индуктивной нагрузки. После чего схема возвращается в исходное состояние.
При подключении нескольких индуктивных нагрузок эмиттеры транзисторов 2 подключаются к источнику высокого напряжения 9, эмиттеры транзисторов 1 — к источнику низкого напряжения 8 и общая точка соединения индуктивных нагрузок подключается к аноду диода стабилитрона 5 и общей точке соединения источников управляющих сигналов 10 и 11.
Форсирующее устройство, содержащее первый и второй транзисторы, источники высоко5 го и низкого напряжений, к общей точке которых подкЛючен один из выводов индуктивной нагрузки, параллельно нагрузке подключена последовательная цепь из стабилитрона и диода, а к базам транзисторов подключены
10 источники управляющих сигналов, о т л и ч аю щ е е с я тем, что, с целью расширения функциональных возможностей, общая точка источников управляющих сигналов подключена к общей точке источников высокого и низкого
15 напряжений, другой вывод индуктивной нагрузки подключен к коллектору первого транзистора и через диод к коллектору второго транзистора, а эмиттеры транзисторов подключены соответственно к источникам высоко20 го и низкого напряжений.

