Запоминающее устройство

 

(и) 533983

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ,, Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВ> (61) Дополнительное к авт. свид-ву (22) Заявлено 16.01.75 (21) 2097941/24 с присоединением заявки Ме (51) М. Кл, G I IC 11!00

Совета Министров СССР по делам изобретений и открытий

Опубликовано 30.10.76. Бюллетень Хо 40

Дата опубликования описания 20.10.76 (53) УДК 681.327.66 (088.8) (72) Авторы изобретения

С. Н. Аврамова (НРБ), В. И. Корнейчук и П. П. Копко (71) Заявитель

Киевский ордена Ленина политехнический институт имени 50-летия Великой Октябрьской социалистической революции (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

ГосУлаРственный комитет (23) Приоритет

Изобретение относится к вычислительной технике и предназначено, например, для электронной цифровой вычислительной системы, выполняемой на узлах с большой степенью интеграции. 5

Известно запоминающее устройство, содержащее последовательно соединенные сдвиговые регистры, вход первого из которых соединен с выходом последнего, счетчик сдвигов, схему сравнения кодов и элементы «И». Io

Запись информации происходит на входе первого регистра последовательно разряд за разрядом, а чтение на выходе m-го регистра.

Однако при увеличении емкости такого запоминающего устройства быстродействие его 15 снижается из-за увеличения времени, необходимого для подхода нужной информации к

m-ому регистру и последовательного чтения и записи информации.

Наиболее близким к изобретению по техни- 20 ческой сущности является запоминающее устройство, содержащее накопитель, первые входы которого соединены с выходами дешифратора адреса, вторые входы накопителя подключены к одному из выходов блока управле- 25 ния, другой выход которого подсоединен к первому входу регистра слова, третий выход блока управления соединен с первым входом регистра адреса, первый выход которого подключен к одном из входов блока анализа ЗО информации, другой вход которого соединен с шиной управления, и информационную шину, соединенную со вторым входом регистра адреса. Однако при построении запоминающего устройства большой емкости необходимо увеличивать длину регистров или количество регистров. Но при увеличении длины регистров уменьшается быстродействие за счет появления длинных связей, увеличения времени, необходимого для подхода информации к выходному регистру, а также увеличения затухания сигнала.

При увеличении числа регистров увеличивается количество внешних выводов, что снижает надежность и технологичность устройства.

Недостатком известного запоминающего устройства является и то, что в нем нет возможности для чтения и записи массива информации за одно обращение, а наличие шпн, замыкающих выход каждого регистра запоминающей матрицы на его вход, снижает надежность, технологичность, плотность упаковки элементов запоминающей матрицы и быстродействие.

Целью изобретения является устранение этих недостатков.

Поставленная цель достигает".я тем, что в устройство введен блок выбора информации, первый вход которого подключен и выходу блока анализа информации, второй вход бло533983

25

Зо

55 ка выбора информации соединен со вторым выходом регистра адреса, третий вход которого подсоединен к первому выходу блока выбора информации, второй выход которого подключен ко входу дешифратора адреса, третий выход блока выбора информации соединен со вторым входом регистра слова, третий вход блока анализа информации подсоединен к четвертому выходу блока выбора информации, пятый выход которого соединен с выходами накопителя, третьи выходы которого соединены с третьим входом блока выбора информации.

На чертеже изображена функциональная схема запоминающего устройства.

Запоминающее устройство состоит из регистра адреса 1, накопителя 2, дешифратора адреса 3, блока анализа информации 4, блока управления 5, блок выбора информации 6, регистра слова 7, шины управления 8, информационной шины 9, Запоминающее устройство работает следующим образом.

В регистр адреса 1 через информационную шину 9 поступает адрес слова, которое надо считать или записать, или адрес первого слова и число слов в массиве при записи и чтении массива.

Адрес слова состоит из четырех частей: адреса А1 слова в строке; адреса А2 зоны, где находится слово, адреса А8 слова в зоне, числа Апг слов в массиве.

Часть регистра 1, куда засылается адрес

Ат, выполнена в виде вычитающего счетчика.

В блоке выбора информации из адреса ЛЗ вычитается содержимое счетчика текущего адреса, значение которого увеличивается на единицу при каждом сигнале сдвига на шине управления 8. Результат вычитания поступает в счетчик исполнительного адреса блока выбора информации б и при положительном результате вычитания, т. е. «О» в знаковом разряде, на вычитающий вход счетчика исполнительного адреса поступают импульсы сдвига.

В блоке выбора информации 6 из содержимого счетчика номера текущего зоны вычитается адрес А2. Когда содержимое счетчика исполнительного адреса блока выбора информации б становится равным «О», поступает разрешающий сигнал и адрес А1 поступает на дешифратор блока выбора информации б. С выхода этого дешифратора адрес А1 поступает на регистр блока выбора информации 6.

В дальнейшем в блоке выбора информации

6 результаты действий над адресом сравниваются с m (где m — число выходов дешифратора 3) и при отрицательном результате ставится ему в соответствие положительное число по правилу". 0 О,— 1 т, — 2т — 1, ... — m — 1 и сравнивается с т, Дешифратором адреса 3 выбирается нужная выходная строка накопителя 2.

Когда Ат станет равным нулю, устанавливается в «О» один из триггеров блока выбора информации 6 и выдается сигнал «Сброс», а блоком управления 5 выдается сигнал «Конец операции». Блок управления 5 синхронизирует работу всех элементов: блока выбора информации 6, блока анализа информации 4, управляет работой накопителя 2, регистра адреса 1, регистра слова 7.

Таким образом, предлагаемое запоминающее устройство выполняет те же функции, что и известное, но при незначительном увеличении аппаратуры позволяет достичь быстродействие в 30 — 60 раз больше, чем в известном, что приводит к повышению его эффективности относительно прототипа примерно во столько же раз.

Формула изобретения

Запоминающее устройство, содержащее накопитель, первые входы которого соединены с выходами дешифратора адреса, вторые входы накопителя подключены к одному из выходов блока управления, другой выход которого подсоединен к первому входу регистра слова, третий выход блока управления соединен с первым входом регистра адреса, первый выход которого подключен к одному из входов блока анализа информации, другой вход которого соединен с шиной управления, и информационн,ю шину, соединенную со вторым входом регистра адреса, отличающееся тем, что, с целью повышения быстродействия, в него введен блок выбора информации, первый вход которого подключен к выходу блока анализа информации, второй вход блока выбора информации соединен со вторым выходом регистра адреса, третий вход которого подсоединен к первому выходу блока выбора информации, второй выход которого подключен ко входу дешифратора адреса, третий выход блока выбора информации соединен со вторым входом регистра слова, третий вход блока анализа информации подсоединен к четвертому выходу блока выбора информации, пятый выход которого соединен с выходами накопителя, третьи входы которого соединены с третьим входом блока выбора информации.

533983

Составитель А. Воронин

Техред 3. Тараненко

Редактор В. Левятов

Корректор А. Галахова

Типография. пр. Сапунова, 2

Заказ 2268 9 Изд. No !694 Тираж 723 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д, 4 5

Запоминающее устройство Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к информатике и вычислительной технике и может быть использовано в магнитооптических запоминающих устройствах внешней памяти электронно-вычислительных машин и бытовых приборах

Изобретение относится к радиоэлектронике и может быть использовано для обработки информации в вычислительных системах
Наверх