Цифровой демодулятор дискретных частотно-модулированных сигналов
Союз Советских
Социалистических
Республик
ОП И
И ЗОБ ооЕТЕ Н ИЯ
К ABTOPCKQN3 СВИДатвЛЬСтВЮ (61) Дополнительное к авт. свид-ву (22) Заявлено 06.1 1. 74 (21) 207 Я064/09 с присоединением заявки № (23) Приоритет— (43) Опубликовано 30.09.76.Бюллетень ¹ Э6 (45) Дата опубликования описания 09,12.76 (51) М. Кл.-
Н 04 L 27/14
Гасударственный комитет
Совета Министров СССР оо делам изооретений и открытий (53) УДК 621.376..Э(ОЭЯ.8) (72) Автор изобретения
К, К. Венскаускас (71) Заявитель (54) БИФРОВОЙ ДЕМОДУ1НТОР ДИСКРЕТНЫХ
ЧАСТОТНО-МОДУЛИРОВАННЫ Х СИЛ-1АЛОВ ния.
Изобретение относится к технике связи и может использоваться для демодулирования дискретных частотно-модулированных (ЧМ) сигналов.
Известен цифровой демодулятор дискретных частотно-модулированных сигналов, содержаший фильтр нижних частот, подключенный к решаюшей схеме, и последовательно соединенные полосовой фильтр, первый ограничитель и схему сброса, подключенную к 10 делителю частоты, а также опорные генераторы, подключенные через соответствуюшие ограничители к схеме управления, выход которой соединен с делителем частоты.
Известный цифровой демодулятор постро- 15 ен основе нелинейного цифрового фильтра.
Появление в рабочей полосе нелинейного цифрового фильтра сосредоточенных помех, превышающих уровень сигнала, вызовет генерирование импульсов подставок, что при- 20 ведет к резкому снижению помехоустойчивости (1).
Целью изобретения является повышение помехоустойчивости.
Это достигается тем, что в цифровой де- 5 модулятор дискретных частотно-модулированных сигналов введены цифровой фазовый детектор и дешифратэр, вход которого соединен с выходом делителя частоты, а выход— с входом фильтра нижних частот, при этом выход первого ограничителя подключен к второму входу дешифратора и цифровому фазовому детектору, второй вход которо".î соединен с выходом делителя частоты, а выходс сээтветствуюшим вхэдэм с;:емы управлеПредлагаемый цифровой демодулятор дискретных часто-:нэ-модулированных сигналов позволяет повысить помехоустойчивость демодулятора, так как обработка принпмаемого сигнала осушествляется с у-четом ere фазы. Кроме того, цифровой демодулятор обладает большими функциональными возможностями и гозвэляет производить обработку Ж составляюших сигнала, при этом требуя усложнения только схемы цифрового фазового детектора и дешпфратэра.
На чертеже приведена структурная электрическая схема цифровогэ демодулятора.
53О474
Цифровой демодулятор дискретных частотно-модулированных сигналов содержит последовательно соединенные полосовой фильтр
1, первый ограничитель 2, схему сброса 3, выход которой соединен с входом делителя частоты 4, а вход — с входом цифрового фазового детектора 5 и дешифратора 6; два опорных генератора 7, 8, соединенных через ограничители 9, 10 соответственно со схемой управления ll, выход которой соединен с входом делителя частоты 4, а соответствуюший вход — с выходом цифрового фазового детектора 5, вход которого соединен с входом дешифратора 6, а вход дешифратора соединен с делителем частоты а выход — с решаюшей схемой 12 через фильтр нижних частот 13.
Цифровой демодулятор дискретных частотно-модулированных сигналов работает следую шим образом. 20
I1p» поступлении радиосигналов на вход цифрового демодулятора полосовой фильтр
1 выделяет спектр частот, включаюший основную энергию бинарного дискретного
ЧМ сигнала. ЧМ сигнал ограничивается 25 первым ограничителем 2 и в виде прямоугольных импульсов поступает на входы схемы сброса 3, цифрового фазового детектора 5 и дешифратора 6.
Схем а сброса 3, выполненная в виде 30 дифференцируюшей цепочки и мультивибратора, состояшего из ч, С и логических элементов ИЛИ-НЕ, осушествляет сброс триггеров делителя частоты 4. Цифровой фазовь и детектор 5 осушестгляет автоматическую подстройку частоты на выходе делителя частоты 4 и сравненйе фазь; приходяшего сигнала с фазой сигнала, полученного на выходе делителя частоты 4. Делитель частоты 4 выполнен íà 3К триггерах и логичес-:О ких элементах И-HE и ИЛИ-HE и осушествляет подсчет числа импульсов, поступаю4 ших от опорных генераторов 7, 8. Дешифратор 6 состоит из логических элементов И-НЕ и триггера и определяет, какому из двоичных информационных сигналов опорных генераторов 7, 8 отнести данный период принятой частоты. Фильтр нижних частот 13 осушествляет усреднение решений дешифратора
6 за время длительности информационной посылки, а решаюшая схема 12 выносит решение о том, передавалась ли посылка от опорного генератора 7 или 8.
Формула изобретения
Цифровой демодулятор дискретных частотно-модулированных сигналов, содержаший фильтр нижних частот, подключенный к решаюшей схеме, и последовательно соединенные полосовой фильтр, первый ограничитель и схему сброса, подключенную к делителю частоты, а также опорные генераторы, подключенные через соответствуюшие ограничители к схеме управления, выход которой соединен с делителем частоты, о т л и ч а юш и и с я тем, что, с целью повышения помехоустойчивости, введены цифровой фазовый детектор и дешифратор, вход которого соединен с выходом делителя частоты, а выход — с входом фильт, а нижних частот, при этом выход первого ограничителя подключен к второму входу дешифратора и цифровому фазовому детектору, второй вход которого соединен с выходом делителя частоты, а выход - с соответствуюшим входом схемы управления.
Источники информации, принятые во внимание при экспертизе:
1. Машбиц Л. М. Цифровая обработка сигналов в радиотелеграфной связи. М., "Связь", 1974, с. 58 (прототип).
530474
«- оставите ив Е, Г1«об и x «QBB
Редактор Т. Пилипенко Техред Н, Андрейчук Корректор Н. Ковалева
Заказ 5235/669 Тираж 864 Подписное
ПНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открь«. «
3.13035, Москва, Ж-35, Раушск: и наб., д. 4/5 з ю вам к юэ
4и;:иат:; Г!П«1 "«"ат-нт", т. Ужгород Проектнаи, 4