Измеритель коротких интервалов времени
r(j)) 527693
ИЗОБРЕТЕМ ИЯ
Союз Советских
Социапистимеских
Респубпик (61) Дополнительное к авт. свид-ву— (22) Заявлено 11.04.75 (21) 2123382/10 (51) М. Кл. a04F10/04 с присоединением заявки №вЂ” (23) Приоритет (43) Опубликовано 05.09.76. Бюллетень № 33 (53) УДК68111 (0888) (45) Дата опубликования описания 22.06.77
Государственный намнтет
Совета Ииннстрае СССР ее делам изобретений и етнрытнй (72) Авторы изобретения
А. В. Землянский и E. И. Ивонин (71) Заявитель (54) ИЗМЕРИТЕЛЬ КОРОТКИХ ИНТЕРВАЛОВ ВРЕМЕНИ
1О
Изобретение относится к области измерительной техники, в частности может быть использовано при измерении временных параметров импульсов, имеющих колебания на переднем фронте.
Известны измерители интервалов времени, основанные на классическом методе "последовательного счета" (1l (2), (3).
Известен также измеритель (11 коротких интервалов времени, содержащий два дискриминатора, вход каждого из которых подключен ко входу измерителя, выход первого дискриминатора — к одному входу первого триггера, а выход второго дискриминатора через первую схему
"ИЛИ" — к другому входу первого триггера, выход которого подключен к первому входу второй схемы "ИЛИ", кварцевый генератор, выход которого через вторую схему "ИЛИ" соединен со счетным входом первого счетчика и через третью схему
"ИЛИ" — со счетным входом второго счетчика, второй вход третьей схемы "ИЛИ" подключен к выходу второго триггера, один вход которого подсоединен к входу "старт" измерителя, а другой вход— к шине "сброс", которая подключена ко второму входу первой схемы "ИЛИ" и установочному входу второто счетчика, к выходу которого, в свою
2 очередь, подключен третий триггер. Однако отмечается невозможность измерения временных параметров импульсов, имеющих колебали на переднем фронте.
Цель изобретения — измерение временных параметров импульсов сложной формы, Для этого в измеритель введены три триггера, две схемы
"ИЛИ" и схема "И", причем второй счетчик через схему "И" подключен ко входу третьего триггера, один выход которого через четвертую схему "ИЛИ" подключен к установочному входу первого счетчика и к счетному входу четвертого триггера, а другой выход через пятую схему ".ИЛИ". — к счетному входу пятого триггера, выход которого соедипен с третьими входами второй и третьей схем
"ИЛИ", второй вход пятой схемы "ИЛИ™ подключен к одному выходу первого триггера, второй выход которого подключен ко второму входу четвертой схемы "ИЛИ", управляющие входы четвертого триггера подсоединены к управляющим входам измерителя, а шина "сброс" соединена со всеми триггерами.
На фиг. 1 представлен входной импульс, параметры которого измеряются на уровне 0п, на фиг.
551693
На чер еже изображена предлагаемая матрица памяти, Матрица памяти содержит пакеты! числовых обмоток с каналами 2, которые обхвачены этими числовыми обмотками. В каждый канал помещается по два стержня 3 цилиндрических магнитных пленок с обычным. изоляционным покрытием, у которых концы с одной стороны замкнуты между собой пайкой 4, а вторые концы изогнуты для прилегания к лепесткам 5 контактной .-олодки 6 или для госледовательного соединения пайками 7 с парами противолежащих стержней разных пакетов одной матрицы. Контактные лепестки 5 расположены в промежутках между выходными отверстиями соседних каналов 2. Напротив этих отверстий в контактной колодке б имеются сквозные проелгэ 8 чля установки или извлечения через них стержней 3, Замкнутые концы 4 каждой пары стержней находятся в свободном незакрепленном состоянии и имеют воэможность беспрепятственно перемещать-. ся при температурном расширении стержней, что исключает обычное сужение диапазона рабочих температур матрицы из-за магнитострикционности ци(. линдрических магнитных пленок, Пары стержней одноименных разрядов соседних матриц соединяются посчедовательно, при этом число переходных контактов меньше, чем для извеспп|х матриц.
На серийной матрице памяти с одним пересечением числовых обмоток на бит хранимой информации был испытап предложенный прийцип построения матрицы. Проба показала, что переход
HR работу с двумя пересечениями на бит оказался возможным без увеличения габаритов матрицы или снижения ее емкости памяти. Такой переход, включая изменение конструкции контактной колодки, дает увеличение (почти вдвое) амплитуды выходных сигналов, снижение индуктивности разрядных цепей более чем в два раза, уменьшение помех от числовых токов, возрастание процента годных стержней после установки в матрицу, возможность быстрой замены стержней беэ разборки матрицы и упрощение последней, Формула изобретения
Матрица памяти, содержащая в каждом разряде по два стержня цилиндрических магнитных пленок, пакеты числовых обмоток со сквозными каналами для размещения укаэанных стержней и выходные контактные колодки разрядных цепей матрицы, о тли ч а юппер я ся тем, что, с целью упрощения матрицы и снижения индуктивности разрядных цепей, в каждом канале пакета исловых обмоток размещено по два стержня цилиндрических магнитных пленок с."замкнутыми между собой концами на одной стороне г коленчатыми изгибами на друтой стороне, лепестки выходных контактных колодок расположены в промежутках между входными от8О верстиями указанных каналов, против которых между контактами выполнены сквозные проемы.
Составитель Ю. Розенталь
Техред О.Луговая
1<орректор И. Гоксия
Редактор О. Стенина
Заказ l 30/28
Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4
Тираж 762 Подписное
ЦИИИПИ Государственного комитета Совета М1ии стров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5


