Дискретный умножитель частоты
О Il И C А Н Й Е рц 52О712
ИЗОБРЕТЕН ИЯ
Союз Советских
Социалистии ескина
Республик (61) Дополнительное к авт, свид-ву
-1 (22) Заявлено №02.75. (21) 2102665/21 (51) _#_, л.
H 03 К 23/00
G06 Р 7/44 с присоединением заявки №вЂ” (23) Приоритет— (43) Опубликовано 05.07.76. Бюллетень ¹25 (4б) Дата опубликовании описания10.08.76
Гвсудвротвеииый комитет
Совета йиииотрав СССР оо делам иэабретеиий и открытий (53) УЙК621.374,4 (088.8) (72) Автор: изобретения
М, Л. Миневич (71) Заявитель (54) ДИСКУГТИЫЙ УМНОЖИТЕЛЬ ЧАСТОТЫ
Настоящее изобретение относится к импульсной и вычислительной технике, может быть использовано, например, для умножения входной импульсной последовательности постот иной или меняюшей-: ся частоты на некоторое целое число. 5
Известны устройства для умножения частоты, построенных на принципах дискретной техники t1,2)
Первь;л из дискретных умножителей частоты содержит формирователь импульсов, R С вЂ” цепочку, счетчик, генератор импульсов, делитель частоты, вто- 1О рой счетчик, блок памяти и третий счетчик. Выходы блока памяти и третьего счетчика подключены к элементу совпадения. Однако это устройство работает с невысокой точностью. "
Второй умножитель ближе к предлагаемому пд 15 функциональному назначению и схемно — конструктивному решению, Он содержит два счетчика, делитель частоты, два триггера, счетных вход первого из которых соединен с выходом элемента И, первый вход которого подключен к клемме источника вход- рв ного сигнала. Это устройство выбрано в качестве прототипа.
Недостаток второго устройства заключается в том, что вследствие набега фазы", которьй может образоваться вследствие изменения фазы входной щ последовательности импульсов и нестабильности фазы генератора импульсов, оно умножает частоту импульсов с ошибкой, которая может быть весьма значительной.
Кроме того, это устройство запоминает значение частоты входной последовательности импульсов лишь в некоторый начальный отрезок времени и формирует выхоПную последовательность, соответствуюшую этому начальному значению. Изменение часто. ты входной последовательности никак не сказывает; ся на параметрах выходной последовательности им-! пульсов. Эта жесткость" существенно снижает воз ю .можности использования устройства.
Цель изобретения — повышение точности умно. ,жения.
Предлагаемый дискретный умножитель частоты отличается тем, что в него введены дополнительный делитель частоты, два дополнительных триггера, сумматор, дополнительные элементы И, элементы ИЛИ и два блока индикации, каждьй из которых состоит из трех трехвходовых элементов И, входы первого из которых подключены к нулевым выходам, кроМе первого, разрядов счетчика, а выходы второго и третьего — к выходу первого грехв ходового элемента И и соответственно к нулевому и единичному вы.
1эис(,п (;(::й t)(-.(нс;. (сл)ел., ;С)гггы, содсржait(HH два счс(-;. Ка, дел;;.т;ль (астг)lí,. Два (} (ггсра, счетныи вход перво. .(Koiорых coñ, HI(CH!J!J (хс),(0((! ЛервогÎ эле,МОНТ i I J,:HC})IJH !!} ВХОД (СО СОРОГО ИС t!J(JI(0!» И К КЛЕММЕ ис ("((ii(кь в !GJiil()ГО ciii палл, э H) ОООН вЂ” че}>ез ВтО})ои @ Т})ИГГСП -- (С ВЫ(";I, !te}.ЛОГО lP!Irr(!j)JJ,! СИЕ}%TO}) ИМПУЛ;;ГО)), И(ИХО;! (:ОТО}!)ОГГ),:0();Hi!(ÅÈ (ОД(ГИМ ИЗ ВХОДОВ
ВтОрОГО х(с. I итз И, О i !i 1! -(! t!i Hi «(EI с "- тех(, что, с
ЦСГ!»(и ()ОВЬИИ.-.-;И, Л. ТО И(ОС-(И (", I.,(B(CHJ:I., H НЕГО ВВЕде((ы ДО((ОП(и((с 4и(ъ(((лс)и!)с I! (!cloть!., Два дОпОлни @ ТС,И.,(СГ(ТРИГГC};I, СУММ! (OP, Дпдол ГИТЕИЫП (Е ЭЛЕМЕН: т(;(! }. 0)(смс(г((-,! }ËJ} и пва бл(и;,«;!;i!.:„:(ации, каждыи
Н! Э l;OTQ})i. JX C(JCTQ;IT l(з )л)С. : Т:,)СХВ -;(Ht(JI) J.(X ЭЛСМЕНТОВ
И, в xo!7)! и;pBol 0 из кО) o;)i-(х под! . Нэ !C((л:! к н) леВым
В !xo)H))л кроме первого, раэ}-.:;ЛО:.. счсп(ика, а входы
65 Втопогo it )р(TIcгo — к (л(:(хо. !y ггр;:ого трехвходово.
Г
ro эле:лсита И и соотвст тьс(;иг) к .;;., ПBBOI.(y и единичл HcJb: у )Л (:(ХОДЗМ (ле})БОГО "iaрл Иа " (- :т IH ICB, И})И ЭТОМ
:.;!.. o;J вторагÎ э)(смеити } } cnñ;JJ(l;à! с (.èè Ho(!(I (M вхо (ОМ ис!)ВО;!) -!n!!o!!ни i :. Ji,п,,г„,:-I; !" Пд II первыми
40 В !.,(((:;(И ПС})ВОГО И ВТОРО! (,!:)(;0 лг((;:Си(ЛИ- (Х ЭЛЕс-. мси г0д 1!, .в (ОрОй ВхО)! I! i}Л> c J 0 !J:л:;Отоpых ПОдклюВыходов BTОрогэ ipiirlcpa: г ;..Вс!;!(:(ход(((.! блоков ищи;кадин а вьгход - к iicрво-,;ó (!: Оду и:(рвого элемен)
46 та } (. (}1, В(арой вхо:I кот;рого:,срез дс.; лель частоты ! спс IlHi(с)((; Bt IхОдОм i!i 0!>0! о эл)1 и н. а r t. В то})ОЙ в .0!i НО)прогo сосдииси с ГTîn ; )(выхадОM второго, Оиолиите)и((ого трнгrcpI;,!Iy:(свсй вход которо! 0 НО, (клгэчсн к Bbixn!i) с i(JIB:(T()j)e, . и"лсВым Вхоя да(и ЛОЛО.()и1т 1(ьиых TpHJ гс(л!;! ((к i!уflef30;4g Входу
-,!"",Лосп С, ГЛ)(ка, а ВЬ(ХО((!iгр()0! 0 Э.(С !,-;Н(а ИЛИ СОЕ.
J!iи;сi! ((ср::ви Hi ((хОП((и, j !>. г! > и встгc})тОГО до ио:!ill(le)i! (lhix э((с((сито» } }.,:, "срыс вхсдь! которых пс((з п(О1((!! J i к выходам H JI ) .i(J! О,t() JI of!i!HI e!(t Hot 0 яб тр и гс;.)((и!:OOH !! Tc (IJCJH,; Ко в)Оры:; Входам ВторОго и Jic ). Огii (:л,)КOB иги и (Си(и((, приве)i выхоU, треi (;"., О ДОП(Г)!i!! i ИГИО О ЭЛС)Л::ii: !.ОПКЛЮЧСИ К СУМf I.г.уfc и му входу (тсрв()г() н (: в:IHJI Jàf(>löe÷ó входу
ВТ, ;0 i) . Четв((КO!! а И(И(."..1 л ч ТВСР) П(O П.)НОЛЛИ)С)(Ь3 ., rt ." \ °, и .
«0(G э::!.мсига (} -- к сум:.;Пру с (и >лу входу второго менте И 3 совпадает с Одним из импульсов генераТора 18. Импульс совпадения с элемента И 3 устанавливает в единичное состояние триггер 16, благодаря чему через элемент ИЛИ 10 элемент И 3 поддерживается постоянно в открытом состоянии.
Импульсы с генератора 18 через элеме(пы И 3 и 5 ,поступают в делитель частоты 19, а каждый г(-ный импульс с, åëèòåëÿ 19 через элемент ИЛИ 11 и элемент И 6 поступает на суммирующий вход счетчика 21 и вычитающий вход счетчика 22. Второй импульс входной частоты Г через элемент И 2 проходит на триггер 14 и переводит его в нулевое состояние, а сигнал с этого триггера устанавливает в нуль счетчик 22 и переводит триггер 15 в единицу, При этом запрещается прохождение сигналов через элементы И 5, 2, 26 и 30. Нулевое состояние счетчика -22 фиксирует блок индикации 24 и сего выхода через элемент ИЛИ 13 на выходпоступает первый импульс, который, кроме того, поступает в делитель частоты 20 и переводит триггер 17 в единичное состояние, благодаря чему разрешается грохождение сиг)(алов через элементы
И 7 и 25 и запрещается — epee 3ffeMeJJTJ(И 6 и
28. В счетчике 21 к этому моменту зафиксирован необходимый коэффициент деления.
Импульсы генератора 18 через элементы И 3, 5, ИЛИ 11, И 7 поступают на суммирующий вход счетчика 22 и вычитающий вход счетчика 21. В момент, когда в счетчике 21 остается один импульс (состояние "единица"), сигнал с элемента
И 25 через элемент ИЛИ 12 поступает на элемент И 8, однако дальше не проходит, поскольку на второй вход этого элемента подан запреща(пщий потенциал с делителя частоты 20. Наконец, когда счетчик 21 оказывается в нулевом состоянии, срабатывает элемент И 26, и сигнал с блока индикации 23 через элемент ИЛИ 13 попадает вновь на выход, в делитель частоты 20, и переводит триггер 17 в нулевое состояние. В этот момент в счетчике 22 записан необходимый коэффициент деления, а счетччк 21 находится в нулевом состоянии.
После перебрасывания триггера 17 вновь открываются элементы И 6, 28 и закрываются элементы
И 7, 25, и очередные импульсы генератора 18 поступают на суммирующий вход счетчика 21 и вычитающий вход счетчика 22. Нулевое состояние счетчика 22 фиксируют элемент И 30, сигнал с которого поступает на выход.
Устройство работаст согласно приведенному выше описанию, пока на выходе не появится(т-ныи импульс (тт — коэффициент умножения). (" появлением Г} — ного импульса срабатывает делитель частоты 20, и на его выходе появляется сигнал, разрешающий прохождение импульсов через элементы И 9, 8. В зависимости от того, какой из
3 счетчиков — 21 или 22 — в этот момент работает в режиме вычитания, сипил с элемента И 25 или
28 фиксирует единичное состояние счетчика, проходит через элементы ИЛИ 12, И 8 и устанавливает нулевое coctofitiHe TpHrreva 16. Тем самым сле}дуЮщИй ИМПУЛЬС ГЕНЕратОра }8 ИрИВяЭЬ(ваетСя К
0712 (f (1
:,и(-.п(ут(ьсу Bxof
Если импульсы Входной частоты 5 на входе, сиг16 .
HBJ(с c)i !(!a) Oj)Q 31 ) станавливаеT B и; НеВ0е сОстОян((е григгсры 16, 15, 17 н слег и(к 21, и работа схемы прекращаетcfl, Ес! и изменяется период Входной частоты p (B !
0})(tt) to или мсиыду(О cTOpo(3y)f с п})иходом o!(epeftHOо тО ВходнОГО импульса устрои.".TBo начинает .аботать ,снач((ла.
Форм. и» иэобр(т; (;ил
520712
Составитель М. Аудринг
Техред А. ДемьяновЪ Корректор, Н, 3олотовская
Редактор Б. Федотов
Заказ 3074а/225
Тираж 1029 ° Подписное
ЦНИИПИ Госуьарствейного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Филиал ППП "Патент", r. Ужгород, ул. Проектная 4;
Й к вычитающему входу первого счетчиков, разрядные выходы которых подключены ко входам блоков индикации, единичные выходы которых соединены со входами второго элемента ИЛИ, выхоц которого через пятый дополнительный элемент И соединен с нулевым входом первого дополнительного триггера, с выходом дополнительного делителя частоты и с первым входом шестого допо11ннтельного элемента И, второй вход которого подключен ко входу дополнительного делителя частот 1, .к счетному входу второг з допо1аппельного триггера и к выходу третье8 го элемента ИЛИ, входы которого соединены с нулевыми выходами блоков индикации, а выход шестого допипппельного элемента И вЂ” к первому входу сумматора, второй вход которого подключен к клемме источника входного сипила.
Источники информации, принятые во внимание при экспертизе;
1. Патент США 3753125, кл. 328 — 38, 1973 г.
2. Патент Японии No 47 — 33977, кл, 98(5/ С32, 1© 1972г,



