Потенциальный счетчик
ОП ИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Ссветских
Социалистических
Республик (») 511703 (61) Дополнительное к авт. свид-ву (22) Заявлено26.10.72 (21) 1840239/26-21 (51) М. Кп.Н ОЗК 23/24
2 с присоединением заявки № 1864350/26-21 (23) Приоритет (43) Опубликовано25.04.76. Бюллетень № 15 (53) УДК 621.374. . 32 (088.8) (45) Дата опубликования описания 07 0
Государственный комитет
Совета Министров СССР оо делам иэаоретений и открытий (72) Автор изобретения
Б. В. Чистяков (71) Заявитель (54) ПОТЕНЦИАЛЬНЫЙ СЧЕТЧИК
Изобретение относится к автоматике и вычислительной технике.
Известны потенциальные счетчики, содержашие четырехразрядный триггерный двоичный счетчик, шины сложения и вычи- 5 тания, схемы "И", схемы "ИЛИ" °
Целью изобретения является уменьшение вероятности ложного срабатывания триггеров в процессе двоично-десятичного счета.
Для этого выход первой схемы "ИЛИ." 10 соединен со входами сброса второго и третьего триггеров двоичного счетчика, с выходом потенциального счетчика, с первыми входами первой и второй схемы "И", Второй вход первой схемы "И" соединен с ши- 1d ной сложения, а выход — со входом сброса четвертого триггера двоичного счетчика.
Второй вход второй схемы "И" соединен с первым входом третьей схемы "И" и через вторую схему "ИЛИ" подключен к выходам 20 двух схем "И", входы одной из которых соединены с шиной сложения и с нулевыми выходами первого и третьего триггеров двоичного счетчика, а входы другой — с шиной вычитания и с единичными выходами первого и четвертого триггеров двоичного счетчика. Второй вход третьей схемы "И" через третью схему "ИЛИ" подключен к выходам двух схем "И", входы одной из которых соединены с шиной сложения и единичными выходами второго и четвертого триггеров двоичного счетчика, а входы другойс шиной вычитания и с единичными выходами всех триггеров двоичного счетчика.
Выходы второй и третьей схем "И" соединены со входами первой схемы "ИЛИ".
На чертеже приведена функциональная схема потенциального счетчика.
Потенциальный счетчик содержит четырехразрядный двоичный счетчик с разрядами 1-4, схемы "И" 5-12, схемы "ИЛИ"
13-15, схему "НЕ" 16, входные клеммы
17 и 18, выходные клеммы 19 и 20, шины 21 сложения и вычитания 22.
В состав каждого разряда входит двоичная пересчетная схема 23, схемы И" 2429, схемы "ИЛИ" 30-32 и схемы "HE" 33 и 34. Схема 23 каждого разряда счетчика содержит триггер 35 схемы "НЕ" 36, 37, схемы ИЛИ" 38, 39 и схемы "И" 40-45.
CQ 4 ч
Йотенциальный счетчик pB5DTB@T следу(О:. 11роходит на Выходные клеммы 9 и 2О фо-, щим 05pBSGM, РенцВильного счетчика<, Вхожие сигналы подаются нь Входные Ойковременно синал с выхода схемы . клеммы 17 m 18., При этом на клемму 17 - ИЛИ" 13 подается на входы схем ИЛИ подаются сигналы с инверсного выхода Hxogg5 38 и с выхода схемы " ИЕ 16 - иа входы но о триггера, а на клемму 18 C прямог " роответствуюних схем -"И 44 иересчетньа
Выхода входнОго @ иг7 эра: Ьхьм 23 по модулю два разрядоВ 2д 3 и
В процесcS подачи Входнь1х снгналбв Осу„-=- через схемы И" 11 и 12„. сВЯзанные с gfK рехразрядного счетчика. В каждом разряде N этом триггеры 38 разрядов 2 и 4 устанаяФ двоичная пересчетная схВМВ 23 Осуп1ествлд -. пинаются В нулеВое состОяние а триггер ет пересчет подаваемой входной 110следова =.: 35 разряда 3 поддерживается в нулевом те1паости по мбдулю два, а схемы -" И" 24== .Состоянии при переводе триггера 35 разря,"29, схемы "-ИЛИ" 3О32 и схемы HE i, IIB 2 из "1 а " О, 33 и 34 цредназначены для Осуа1ес:гвления ", П ос 1е cTBHDBKH триггеров 35 B нулевое реверсивного режима работ1,1 с 1етчика и СОСТОЯНИЕ СИГНВЛ HB ВБ1ХОДЕ СХЕМЫ Ию вкю
Йереддчи сигналОВ В следуюший разряд 13 продолжает действова1ь, так KBK имее
В режиме сложения HB Выходе cxSMbt MscTQ обратная свяsb c Bb;IIDAB cxeMbI "ИЛИ"
"ИЛИ 30 HMGBT MGcTD отрицательный 0 1 3 HB BxDA cxolvfbt "И 8„Hptt riogB ito сле
Вень напряжения, который пОдается на QIIHH О ду1ощего за десять1м имп льсом Bxop3301 Q
И1 28, HB другой Bxott сигнала начинает. Dc i tttecTHHH ücH новый
КОтОрой пОступают сигналы с, нулевого Bbt цикл пересчетас 1@и этОм меняется уровень хода чрштера 35 разряда Х„ которые пр-: сигнала с abtxoga схемы,1ЛИ „„и с Вь
rt v ходят на вьйод схемы «ИЛИ" 32 и далее хода схемы НЕ" 16 вследствие перехода . на вход схемы ИЕ 33, выход которой :@ триггера 35 разряда 1 из нулевого в еди-1 связан 0 ВходнОЙ клеммОй 18 разряда а2 Ни %МОЕ С ОСТОЯНИЕ, и со Bxo@QM cxoMbt НБ" 34, Далее счетчик продолжает считать им:
t" Выхода схемы -"ИЕ 34 сигналы -;pm пульсы в прямом направлении до момента ходят на входную клемму 17 разряда 2 ; перевода et"D из режима сложения в режим, :,.Счетчика„В, режиме сложения сигналы на, вычитания. Это осуществляется снятием выход схемы И 29 не проходят, так как; потенциального уровня с шины 21 сложения на выходе схемы "ИЛИ 31 имеет места и подачей сигнала на шину 22 вычитания,:. .нулевой уровень напряжения„, начиная с этого момента осу1пествляетая
В режиме вь1читания на BbIRDIIB схемы i: считывание информации,, записанной B pe1 ИЛИ 31 поддерживае Я высокий уровень,,1 >KIIMB сложения„ ,35
:который подается HB вход схемы И . -?9. По достижению нулевого состояния при При BTDM HB Bbxog схемы И 29 прохо подаче следукицего входного импульса все
:дят сигналы с единичного Выхода триггера триггеры 35 счетчика переводятся в cocòoÿ-
;35 pBapagå,3., Очевидно, что в Данном ре- ние 1". 8 этом случае высокие потенциаль1 ,ж,,игн,, „,,„К,д „, ь1 И 28 „40,е урони-,„,.,g,,,и:„:„од, ри,гж,.-ов
35 разрядов 1-= открывают схему И 7
При ttocтуплении В процессе Hopoсчета и сигнал с ее выхода подается через схе ,на вход схемы десятого импульса потен=. му "ИЛИ" 25 на один из входов схемы
:циальные сигналы с едини иых выход.в трФ И" 5, на другой вход которой через схе=.
,генков 35 разрядов 2 и 4 открывают =." BMy му " ИЛИ" 14 также подается разрешающий
; И 1О и сигнал с ее выхода подается че, сигнал с выхода схемы И 8. При BTQM, рез схему ИЛИ 3.5 на один из входов, на входы схемы "И" 8 подаются высокие схемы И" 5 на другой вход которой через, потенциальные уровни с единичных выходов схему "ИЛИ 14 подается рВзрешаюший с триггеров 35 разрядов 1 и 4. При подаче
1нал с выхода схемы " И " 9. На входы сне- высоких уровней сигналов на входы схемы мы "И 9 при этом подаются высокие по=- И" 5 на выходе схемы "ИЛИ" 13 воспро-; тенциальные уровни с нулевых вь1ходов триг изводится сигнал "займа, который непосред7еров 35 разрядов 1 и 3, которые после ственно и через схему НЕ" 16 проходит поступления десятого импульса находятся «@ на выходные клеммы XB„20 и через них
В нулевом состоянии,,- в следующий двоично-"десятичный разряд.
Одновременно сигнал с выхода схемы
При подаче высоких уровней сигналов на.
ВхОДы схемы "И" 1 вь-ходе "хемы ИДИ ЮИ 13 подается не Входы схем ИЛИ" игнал переноса кото- 38 и схем "И 44 пересчетных схем 23
3 воспроизводится сигнал переноса, который непосредственио и через схему "HE 16, по мэдулю два pBçpttIIB 2 и 3. При этом
511703
5 чряггеры 35 разрядов 2 и 3 устанавлява; ются в нулевое состояние, а триггеры 35 разрядов 1 я 4 поддерх(иваютса в единнч» ном состоянии при переводе триггернв 35 разрядов 2 и 3 иэ 1 в О". !. Сигнал на входе схемы ИЛИ" 13 продолжает действовать после установки трщ4 геров 35. Это осуществляется вследствие того, что триггеры 35 разрядов 1 в 4 .находятся s единичном состоянии, а также,:
< эа счет наличия обратной связи с выхода;, схемы ИЛИ 13 на вход схемы И 6.
Нрн. йодаче следуюшего входного сигнала начинает осушествляться новый цикл пересчета. При атом меняется уровень cm нала с выхода схемы»ИЛИ» 13 и с выход. да схемы НЕ" 16.вследствие перехода триггера 35 разряда 1 -из единичного в
I нулевое состояние.
Формула из бретения
Потенциальный счетчик, содержащий четырехразрядный триггерный двоичный счет .чик, щины сложения и вычитания, схеилы
И схеюь1 "ИЛИ, отличаю ч а "ю щ и-й с я тем, что, с целью умень- шения .веротности ложного срабатывания. 6 триггеров в процессе двоично-десятичного счета, выход первой схемы. ИЦ4 соединен со входами сброса второго и третьего. триггеров двоичного счетЧика, с выходом потенциального счетчика, а первыми входа.- ми первой и второй схемы И, второй вход первой схемы И соединен с шиной сложения, а выход - со входом сброса чет . вертого триггера двоичного счетчика, вто30 рой вход схемы И соединен с первым входом третьей схемы «И и|через,-вторую. схему ИЛИ» нядключен к вьжодам двух схем»И», входы одной иэ которых соеди-, нены с шиной сложения и с нулевыми вы-;
35 ходами первого и третьего тр птеров двоичного счетчика, а входы другой - с шиной вь|читания н с единичными выходами перво4 го и четвертого триггеров двоичного счет чика, второй вход третьей схемы И че-, 20 рез третью схему «ИЛИ" подключен к вы-, ходам двух схем И, входы одной иэ которых соединены с шиной сложения я с еди-: ничными выходами второго и че1 вертого, триггеров двоичного счетчика, а входы дру - " гой- с щиной вычитания и с единичными вью ходами всех триггеров двоичного счетчика„ выходы второй и третьей схем.,".И". соединены со входами первой схемы ИЛИ".



