Устройство для динамического контроля логических элементов
sP l- ...СК1 .:>
ОПИ>САЙИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
00 510715
Сева Советскик
Социалистическик
Ресаеблнк (61) Дополнительное к авт. свид-ву (22) Заявлено 13,09.71 (21) 1697459/24 (51) M. Кл, G 06F 11/00 с присоединением заявки № (23) Приоритет
Опубликовано 15.04.76. Бюллетень ¹ 14
Дата опубликования описания 25.05.76
Государственнь и комитет
Совета Министров СССР оа делам изобретений (53) УДК 621.396(088.8) и открытии (72) Авторы изобретения
И. С. Гурвич и А. М. Немейкшис
Специальное конструкторское бюро вычислительных машин (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ДИНАМИЧЕСКОГО КОНТРОЛЯ
ЛОГИЧЕСКИХ ЭЛЕМЕНТОВ
Изобретение относится к вычислительной технике и предназначено для контроля работоспособности логических элементов вычислительных устройств в процессе серийного производства устройств.
Известно устройство для контроля, содержащее блок управления, вход которого соединен с выходом блока сравнения, управляющий выход — с задающим генератором, а установочный выход — с установочным входом двоичного счетчика, счетный вход которого подключен к прямому выходу задающего генератора, входы блока сравнения соединены с выходами контролируемого и эталонного логических элементов. Однако неравномерность количества импульсов, подаваемых на каждый вход логических элементов, в известном устройстве снижает достоверность контроля элементов.
Целью изобретения является увеличение равномерности числа подаваемых импульсов на каждый вход логического элемента и тем самым повышение достоверности контроля.
В описываемом устройстве это достигается тем, что оно содержит триггер и формирователь тестовых сигналов, входы которого соединены с прямыми и инверсными выходами разрядов двоичного счетчика и триггера, а выходы — со входами контролируемого и эталонного логических элементов, счетный вход триггера соединен с инверсивным Hblxoдом задающего генератора. а установочный вход — с установочным выходом блока управления.
5 На чертеже показана блок-схема описываемого устройства и приняты обозначения: 1— эталонный логический элемент; 2 — — контролируемый логический элемент; 3 — блок сравнения; 4 — задающий генератор;. 5 — двоичный
10 счетчик; 6 — триггер; 7 — формировател тестовых сигналов; 8 — блок управления.
Эталонный элемент 1 подлежащего контролю типа логического элемента своими входами соединяется с выходами формирователя
15 тестовых сигналов 7, к этим же выходам присоединяются входы контролируемого логического элемента 2. Блок управления 8 вырабатывает сигнал «установка в исходное состояние» двоичного счетчика 5 и триггера 6. Затем
20 блок управления 8 запускает задающий генератор 4 с парафазными выходамп. На счетные входы счетчика 5 и триггера 6 начинаюг поступать импульсы. Сигналы выходов триггера 6 в качестве «разрешающих» попадают
25 на входы формирователя тестовых сигналов 7, реализованного, например, на логических элементах «И» — «ИЛИ» — «HE». Туда же поступают сигналы с прямых и инверсных выходов каждого разряда счетчика 5 (на чертеже по30 казан формирователь 7 для одного разряда
510715
Формула изобретения
Составитель В. Халчев
Техред Т. Трусова
Корректор E. Рожкова
Редактор Л. Тюрина
Заказ 108/6 Изд. № 1264 Тираж 864 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 счетчика 5). Сигналы с выходов формирователя 7 поступают на входы эталонного 1 и контролируемого 2 логических элементов.
3а цикл работы счетчика 5 на входах элементов 1 и 2 дважды образуются все возможные комбинации сигналов.
Так как на одноименные входы эталонного и контролируемого элементов поступают одинаковые сигналы, то на их одноименных выхо дах в случае исправности проверяемого элемента 2 образуются одинаковые сигналы, которые поступают на блок сравнения 3. В случае неисправности сигналы не совпадают, блок 3 выдает сигнал несовпадения в блок управления 8, а последний останавливает задающий генератор 4.
Смысл введения формирователя тесговых сигналов 7 состоит в следующем. Рассмотрим все состояния счетчика 5, причем для простоты примем, что он состоит из трех разрядов, тогда за цикл первый разряд меняет свое состояние восемь раз, второй — четыре раза, а третий †-только два раза.
Таким образом, если выходы разрядов счетчика использовать непосредственно для подачи сигналов на элементы, то разные входы элементов будут получать неравномерное количество импульсов. При этом проверка может оказаться недостаточно достоверной. При наличии формирователя 7, после каждого прямого состояния разряда счетчика 5, выделяется его инверсное состояние. При этом за цикл первый разряд меняет свое состояние восемь раз, второй — 12 раз, а третий — 14 раз.
В общем случае выигрыш в среднем количе5 стве переключений на разряд составляет примерно и раз (где n — — число разрядов счетчика 5).
Устройство для динамического контроля логических элементов, содержащее блок управления, вход которого соединен с выходом блока сравнения, управляющий выход — с за15 дающим генератором, а установочный выход— с установочным входом двоичного счетчика, счетный вход которого подключен к прямому выходу задающего генератора, входы блока сравнения соединены с выходами контролиру20 емого и эталонного логических элементов, о тл и ч а ю ще е с я тем, что, с целью повышения достоверности контроля, стройство содержит триггер и формирователь тестовых сигналов, входы которого соединены с прямы25 ми и инверсными выходами разрядов двоичного счетчика и триггера, а выходы — со входами контролируемого и эталонного логических элементов, счетный вход триггера соединен с инверсным выходом задающего генера30 тора, а установочный вход — с установочным выходом блока управления.

