Импульсный инвертор аналогового сигнала
494749
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 04.07.74 (21) 2040861/18-24 (51) М. Кл. G 06g 7/12 с присоединением заявки №
Государственный комитет
Совета Министров СССР по делам изобретений и открытий (23) Приоритет
Опубликовано 05.12.75. Бюллетень № 45
Дата опубликования описания 05.03.76 (53) УДК 681,335(088,8) (72) Автор изобретения
В. А. Чулков (71) Заявитель (54) ИМПУЛЬСНЪ|Й ИНВЕРТОР АНАЛОГОВОГО СИГНАЛА
Изобретение относится к дискретным преобразователям аналоговых сигналов и может быть использовано в качестве преобразующего звена в аналоговых вычислительных машинах.
Известны импульсные инверторы аналоговых сигналов, содержащие компаратор, один вход которого подключен к входу инвертора, а выход через линию задержки — к управляющему входу первого ключевого элемента, накопительный конденсатор, обкладки которого через соответствующие разрядные резисторы соединены с шиной нулевого потенциала, одна из обкладок накопительного конденсатора через первый ключ присоединена к источнику положительного опорного напряжения, второй ключевой элемент, вход которого подключен к источнику отрицательного опорного напряжения, аналоговый запоминающий блок, выход которого .соединен с выходом инвертора.
Известные импульсные инверторы аналогового сипнала имеют сравнительно малый диапазон преобразуемого сигнала.
Предложенное устройство отличается от известных тем, что в нем другой вход компаратора подключен к точке соединения накопительного конденсатора с,первым ключевым элементом. Другая обкладка накопительного конденсатора соединена с управляющим входом аналогового запоминающего блока и выходом второго ключевого элемента. Выход компаратора подключен ко входу аналогового запоминающего блока, а управляющий вход
5 второго ключевого элемента присоединен к выходу линии задержки.
Это позволило расширить диапазон входного преобразуемого сигнала.
Блок-схема импульсного инвертора анало10 гового сигнала приведена на чептеже.
Устройство содержкт первый ключевой элемент 1, второй ключевой элемент 2, накопительный конденсатор 3, разрядные резисторы
15 4, 5, компаратор 6, аналоговый запоминающий блок 7, линию задержки 8, источник положительного опорного напряжения 9 и источник отрицательного опорного напряжения 10.
20 Устройство работает следующим образом.
Предположим, что в данный момент времени отсутствует входной сигнал U, накопительный конденсатор 3 разряжен. Тогда, напряжение с выхода компаратора 6, соответ25 ствующее уровню «несравнен ие», через линию задержки 8 замыкает ключевые элементы 1 и 2 и конденсатор 3 быстро заряжается до напряжения, равного сумме опорных напряжений от источников 9 и 10, причем каждое
30 из этих напряжений .по абсолютной величине
494749
Составитель И. Шелипова
Техред Т. Курилко
Корректор Т. Фисенко
Редактор Л. Утехина
Заказ 224/11 Изд. № 130 Тираж 679 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, 5К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 должно быть больше предполагаемого входного сигнала.
По окончаниии заряда конденсатора 3, компаратор 6 выдает сигнал, который, пройдя через линию задержки 8, размыкает ключевые элементы 1 и 2, конденсатор 3 разряжается через резисторы 4, 5. На резисторах 4, 5 формируются экспоненциально убывающие напряжения.
Эти процессы периодически повторяются при отсутствии входного сигнала.
Допустим, на входной клемме 11 присутствует вход ной сигнал. Тогда по достижении убывающим напряжением на резисторе 4 уровня, равного входному сигналу, компаратор 6 вырабатывает сигнал сравнения, который подается на аналоговый запоминающий блок 7. На управляющий вход блока 7 подается напряжение с резистора 5, равное по абсолютной величине напряжению на резисторе 4. Блок 7 считывает это значение напряжения за время, равное времени задержки на линии задержки 8, и запоминает его.
Через время прохождения линии задержки 8 сигнал сравнения размыкает ключевые элементы 1, 2, и цикл работы схемы повторяется. Выбором величин опорных напряжений источников 9 и 10 и величин разрядных резисторов 4 и 5 можно приравнять выходное напряжение на клемме 12 входному сигналу (напряжению) на клемме 11.
Подбором порогов срабатывания компаратора 6 и выбором величин источи иков напряжений 9, 10 в данном устройстве можно расширить диапазон преобразуемых сигналов, по сравнению с известными инверторами.
Предмет изобретения
Импульсный инвертор аналогового сигнала, содержащий компаратор, один вход которого, подключен к входу инвертора, а выход через линию задержки соединен с управляю10 щим входом первого ключевого элемента, накопительный конденсатор, обкладка которого через соответствующие разрядные резисторы соединены с шиной нулевого потенциала, одна из обкладок накопительного конденсато15 ра через первый ключ присоединена к источнику положительного опорного напряжения, второй ключевой элемент, вход которого подключен к источнику отрицательного опорного напряжения, аналоговый запоминающий
25 блок, выход которого соединен с выходом инвертора, отличающийся тем, что, с целью расширения диапазона инвертипуемого сигнала, другой вход компаратора подключен к точке соединения накопительного
30 конденсатора с первым ключевым элементом, другая обкладка накопительного конденсатора соединена с управляющим входом анало- гового запоминающего блока и выходом второго ключевого элемента, выход компаратора
35 подключен ко входу аналогового запоминающего блока, а управляющий вход второго ключевого элемента присоединен к выходу линии задержки.

