Устройство импульсно-фазовой автоподстройки частоты
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
00 484617
Союз Советских
Социалистических
Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 09.01.73 (21) 1870472/26-9 с присоединением заявки № (23) Приоритет
Опубликовано 15.09.75. Бюллетень ¹ 34
Дата опубликования описания 19.12.75 (51) М. Кл. Н ОЗЪ 3/04
Государственный комитет
Совета Министров СССР по делам изобретений и открытий (53) УДК 621.396,662 (088.8) (72) Автор изобретения
Ю. А. Геложе (7! ) Заявитель
Таганрогский радиотехнический институт (54) УСТРОЙСТВО ИМПУЛЬСНО-ФАЗОВОЙ
АВТОПОДСТРОЙКИ ЧАСТОТЪ|
Изобретение относится к радиоприемным устройствам.
Известно устройство импульсно-фазовой автоподстройки частоты, содержащее последовательно соединенные в кольцо подстраиваемый генератор, первый ключ, фазовый детектор, соединенный через второй ключ с эталонным генератором, и блок памяти, а также две схемы «И» и частотный детектор, подключенные к выходам подстраиваемого и эталонного генераторов, причем другие входы схемы «И» подсоединены к соответствующим выходам триггера памяти, подключенного к выходам частотного детектора, а управляющий вход каждого из указанных ключей соединен с выходом соответствующей схемы «И» через триггер управления.
Однако известное устройство имеет недостаточное быстродействие.
С целью увеличения быстродействия предлагаемого устройства вторые входы триггеров управления соединены с соответствующими выходами частотного детектора через дополнительные схемы «И», при этом дополнительная схема «И», подключенная к триггеру управления первым ключом, соединена непосредственно и через расширитель импульсов с выходом триггера управления вторым ключом, а дополнительная схема «И», подключенная к триггеру управления вторым ключом, соединена непосредственно и через другой расширитель импульсов с выходом триггера управления первым ключом.
На чертеже дана функциональная схема предлагаемого устройства.
Устройство содержит подстраиваемый генератор 1, эталонный генератор 2, первый ключ
3, второй ключ 4, фазовый детектор 5, блок 6 памяти, фильтр нижних частот 7, триггеры 8
10 и 9 управления, схемы «И» 10 — 12, триггер
13 памяти, схемы «И» 14 и 15, триггер 16, схема «И» 17, частотный детектор 18, расширители импульсов 19 и 20, цепи 21 и 22 сигналов подстраиваемого и эталонного генераt5 торов.
Сигналы подстраиваемого и эталонного генераторов 1 и 2 соответственно подаются через первый и второй ключи 3 и 4 на фазовый детектор 5 и непосредственно на схемы «И»
20 10 и 11, а также на частотный детектор 18. С выхода фазового детектора 5 сигнал через блок 6 памяти и фильтр нижних частот 7 подается на управляющий вход подстраиваемого генератора 1. Частотный детектор 18 со25 стоит из триггера 16, запускаемого по установочным входам сигналами генераторов 1 и
2, и двух схем «И» 15 и 17, одни из входов которых подключены параллельно с установочными входами триггера 16, а другие к со30 ответствующим выходам этого же триггера.
Выходы схем «И» 15 и 17 являю Гся о кирхен но выходами ч астотного дстск ор я 18 i! подключены к установочным входам трн) ср»
13 памяти. Выходы последнего полк;ИО )с!11! к третьим входам схем «(1» !О и 11, выходы
KOTOPbIX ПОДКЛIОЧ CHbl К >с CT21IUBO!)Н Ы (1 )) ХО;) i! 1 триггеров 9 и 8 управлеш!я соо!!)с!с!Бс))ПО.
Выходы тригl сроВ 8 и 9 управления подклк)ЧЕНЫ К УГ)РЯБЛЯЮЩПМ ВХÎ, IЯМ ПСР)301 О 11 !3 I i)рого ключей 3 и 4, ко входам p 19 и 20 подключены к другим I)xo. (ям схем «И» 14 и 12 соответственно. Выхо )ы схем «11» 15 и 17 частотного дстсктopcl !8 через схемы «И» 12 и 14 связаны со 13торыми Бхо;(2.)ми триггеров 8 и 9 управления сооп)етсп)сгп:.U. ВТоРоН выход тР иггсР Я 8 3 По этой цепи поступает сигнал ня шу!пнроиаНИЕ ЭЛЕМЕНта ПЯМЯтн, НаНРНМСР, Ilc)boll)lT<ЛЬH o I 0 K o H 1 P H c 2 To p 2, B x o;I, H III, C B 0 13 c o c T;l 13 6 л О к;) 6 памяти. Устройство работает следующим образом, Пусть, например, триггеры 8 и 9 ) !!(7-)!3)ения установлены в положение «1», i)
ПОЯВЯТСЯ ИМПУ/ЛЬСЫ, KOTOPbl(ПPOXO;15IT !С()СЗ схему «И» 12 и опрокидывают три!7гср 8 управления. В результате перекрывается кл!Оч 3 и шунтируется элемент памяти блока 6 НЯМЯ 1 И, Ч ГО Bb131>IBcl(".Ò НРС) Р<) П>сс)l)i(131>li)OPU!< 113 П И.7 00 0 p a 3 f t o I н 2 11 р Я Ж (. н и 51 ф 2 3 (713 0 Г i) i c 1 C K 1 Uра и установление ),IIIII)III<).lbIIOI нянряж Il!15! НЯ ВЫХОДС> блОКсl 6 П2М511! I) C, Ic.1C 513lli."ХI ч . О является быстрое уменьшение ttaiipsi?Kcii»5 ня выходе фильтра HH?KliHx частот 7, llplii30;IHщее к быстрому уменьшению час!оты но )странвасмого генератора 1. При наличии импульсов на выходе схемы «И» 15 триггер 13 памяти устанавливается и положение, при котором разрешающий потенциал прикладывается к управляющему входу схемы «И» 10. Поэтому при совпадении импульсов в цепях 21 и 22 подтверж;!!)с!cH первоначальное положение триггера 9 управления и не прерывается целесообразный процесс сближения частот генераторов 1 и 2. Когда частота подстраивасмого генсрагора 1 станет несколько меньше частоты эталонного генератора 2, появятся импульсы iia иыходс схемы «И» 17 частотного детектора 18> которые опрокинут триггер 13 памяти в положение, при котором разрешающий погснц))ял прикладызается к управляющему входу схемы «И» 11. При этом триггер 9 мир<1!)лсш)я ОСТЯЕТСЯ В ИСХОДНОМ COCTOH f1 HH, 1.2 К КЯК Т;) И lгер 8 находится в состоянии «0» и схема «11» j4 закрыта. Когда импульсы в IIciisix 21 н 22 совпадут, выходной импульс схемы «11» 11 установит твиггер 8 управления Б исход)IU(. СОСТ0511)И(. . (э 1 ОГО,")ОМСII Г!1 и, ) i Мсl 11 13i(.IЮ Я— i Гс51 K. 110 1 3, i30ссl <) il с113,! 1113 nc: сsl i!(71 он I I i I si 1 bâ с(7!3 i)! iáopUK ll2 1)хо. !с ф<)зоио! О, iL".I i:Kl Ора и ПРСКР<)Щ<)С1 СЯ Ш " Н Г!I (70132I HC 3. ICXICII i <3 Il2:>151тн блокcl 6 Iii)XI)ITH. В мо, IIT X C)2!)ои;Icilия Т .)И! Г pcl 8 н ) с!!3,1()н я )3 ) СХО;!!Ioi. СUC I OH):)iL 3 21!>7 с):,<) i Гся (7 сlсшl! j)!11 L, i ь 1)м II ульсои 1 9,;! 1 ит с л 1.1) o cl ь 1, м н >,,1 ь с я ко I o 7 U I I i L c i(о л ь )(0 б i! . I bIUi М;IКСИ.,I;I.IЬНО 1303710?KI)(710 ПСP)IOЛЯ IIO,ICÒр )!IB;)03)()i.о геi:cp;iioj)2 1. 11мнульс рясширн-! с. Isl 19 удср?КИБЯСТ 13 3)IKpb)TOXI сос)oslii31H схс.,I C <> 1 1, ИСIСГ)10 1 Я Я f303)io?K!IUCTL Oil i)0К! (;!Ы13 с> ПИ51 Tp I) I 1 Ср с) 9 >, lip 2 13 IC)!ИЯ i . UTKË)0 С Il!151 Цепи IIO i i) I H >Та;10111! Ol О СИ ГН Я;12 !i n ф сl:3UI3l>lli дс I LK.TО > 5, IO нсоб 0;(Имо Л,IH :!Ср?К сl I I 11 H С. IОЖИ БШ)IXCSI 6Л я! Oil p ИИТН ЫХ !Гlя < С 1 i)11013,)СII Hsl Cl)11:* РО11113?1 ci )l cl I clгlь))Ы Х CЛОиий. Дейст!)и!с.lbll(,, I nê кяк Б первый момент HDti)), Л1>СЫ 13 ПСПЯХ 21 И 22 с013112 !n 111;1 час)0 т;i IIU;)c1()nHI)<7cxiol о гcllcpn lopn 1 cl iiл;) мс)ll. 1 ) СТО»>! 31 c).IUII!101 0 I Сн p )Top 2 2, ООР К 60. I bi!! 01 0 н сl>l il,! 1>)! ОГО н р С13ЫIПС ПИ Я I BCТО).Ы iiO;!C1Рс1ilBnCXIUi О 1 CIIC()<1! OP;i l НЯ,! !i;!СТО 1ОИ э Г<1ло) ного генератор ) 2 необходимо малое н Я lips!?K Cil H(li ñl Bbi XUTC ф il3OBOI Î;I (ÒÑKTOp 2 5. I ccIH частота подстраньасмого генератора 3 1< 1 мсl!1>шс ч Ястоты э! Я;to! t1 ioro cllcp n Top a 2, уclpoiicïiî работает аналогично, но преры))aIII!(НО I 01 .Я ИМИ Г)bcoi! II 1 13ХО;(С (!) ЯЗ()БОГО IcTC) .1 0(7 il П))ОИЗ:30;l!ITCH !3ТО,) Ы\1 KЛIО<)ОМ 4. В j)i. зультя)с генератор пилообразного i .япряжсHUH фс1301301 О;!с 1 сKTUP cl 5 11(32113, се с) с ГСЯ и Il c1IlP5I?KCl1ИС Н Я С! О 13 Ы: ОДС И 131>IXU. !С ОЛОКa 6 1! Я Х) Я Т 1 У Cà п Н <1 Б, 1 H 13 1 С T С 51 )>1 Я K С! 1 )с сl . 1 Ь 11 Ы <1. H 2— Ilj)5I?KcIIHL IIn l3bIxo;I(фиг!ыря нижних частот 7 быстро нарастает, у!)сг!П
)риис.)с 1 K cl c)11013,1сниlо триГ)сря 9 у п>)2 13.1сi,> ПНЯ 13 ИСХО I IIO(COCT051! I HC и 3 ЯМЫ l )It BIO BTOpoi.î клю in 4. Конпур управления замыкаетCH lip!i б. I cl I ОГlр И ЯТП ЫХ < СЛОБИЯХ, 1 ЯК K a K !3blUOPi HPOH3BO:tH I CS»I3 KOIIeHН0Г0 ЭТЯПЯ фОР! ) 13U! О, IcT(. Kl Upil 5, Я Д.)51 компснс2ции Оог!ьшоГo lii!Bnльного превышения частоты эталонного гснср)TUpа 2 над частотой подстраиваемого I Lнсратора 1 Ilcобходимо большое напряжсннс на Быхо.!е фазового;!етектора 5. ;Э;> ! 1 () С ;I, М С Т 1 3 О О j) С T (. 1 I И 51 Устройство импульсно-фазовой автоподстройки частоты, содержащее последовательи0 но сосдинснныс Б кольцо подстраивасмый генератор, первый ключ, фазовый детектор, coeti!i:снный через второй ключ с эталонным гене;)ятором, и блок памяти, а также две схемы «II» и частотный детектор, подключенные 6: к B»ixo;In» подстраивасмого и эталон)!Ого ге484617 Составитель 1О. Геложе Текред Л. Казачкова Редактор С. Байкова Корректор О. Тюрина Заказ 3114/16 Изд. ¹ 1791 Тираж 902 Подписное ЦИИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий Москга, К-35, Раушская наб., д. 4, 5 Типография, пр. Сапунова, 2 нераторов, причем другие входы схем «И» подсоединены к соответствующим выходам триггера памяти, подключенного к выходам частотного детектора, а управляющий вход каждого из указанных ключей соединен с выходом соответствующей схемы «И» через триггер управления, отл ич а ю ще ес я тем, что, с целью увеличения быстродействия, вторые входы триггеров управления соединены с соответствую ц1им и выхода ми частотного детектора через дополнительные схемы <Й1», при этом дополнительная схема «И», подключенная к триггеру управления первым ключом, соединена непосредственно и через расширитель импульсов с выходом триггера управления вторым ключом. а дополнительная схема «И», подключенная к триггеру управления вторым ключом, соединена непосредственно и через другой расширитель импульсов с гы10 ходом триггера упр "âëåíèÿ первым кгпочом,