Каскадный усилитель
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ п11 476662
Сома Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 26.10.72 (21) 1840241, 26-9 с присоединением заявки № (23) Приоритет
Опубликовано 05.07.75. Бюллетень № 25
Дата опубликования описания 06.11,75 (51) М. Кл. Н 031 3/42 государственный комитет
Совета Министров СССР по делам изобретений и открытий (53) УДК 621.375.018..756 (088.8) (72) Автор изобретения
Н. В. Сдатчиков (71) Заявитель (54) КАСКАДНЫЙ УСИЛИТЕЛЬ
Изобретение относится к автоматике и вычислительной технике, может быть использовано в устройствах усиления, инверсии, согласования и .преобразования уровней импульсных сигналов.
Известен каскадный усилитель, содержащий входной и выходной транзисторы, включенные последовательно по постоянному току, причем коллектор входного через диод соединен с эмиттером выходного, а между коллектором последнего и общей шиной источника питания включен резистор.
Целью изобретения — уменьшение нелинейных искажений формы выходного сигнала.
Предлагаемый усилитель отличается тем, что лараллельно резистору включен дополнительный транзистор, база которого подключена к делителю напряжения, выполненному, в частности, на двух резисторах и включенному между коллектором входного транзистора и общей шиной источника питания.
На чертеже представлена схема усилителя.
Усилитель содержит входной транзистор 1, выходной транзистор 2 и дополнительный транзистор 3. Транзисторы 1 и 2 включены последовательно, причем коллектор транзистора
1 соединен с эмиттером транзистора 2 через диод 4. Между коллектором транзистора 2 и общей шиной 5 источника, питания включеп резистор 6. Эмиттер транзистора 3 соединен с коллектором транзистора 2, а коллектор транзистора 3 подключен к шине 5 источника пптания, а его база подключена к делителю напряжения на резисторах 7 и 8, включенных между коллектором транзистора 1 и шиной 5.
База транзистора 2 подключена к делителю напряжения на резисторе 9 и стабилитроне 10, находящихся между шиной 5 источника питания и шиной земли 11. Выходная шина 12 подключена к коллектору транзистора 2, входная шина 13 — к базе транзистора 1. База транзистора 1 через резистор 14, а эмиттер — через резистор 15 подключены к шине 16 источника питания.
Усилитель работает следующим образом.
При отсутствии сигналов на входной шине
Б 13 все транзисторы заперты, и потенциал на выходной шине 12 равен потенциалу шины 5 источника питания.
При поступлении на шину 13 отрицательного сигнала транзисторы 1 и 2 отпираются, и
20 на шине 12 устанавливается уровень напряжения, фиксируемый стабилитроном 10 через транзистор 2 и делителем 7 и 8 через транзистор 3. В зависимости от соотношения номиналов резисторов 7 и 8 транзистор 2 может 25 работать либо в насыщенном, либо в ненасыщенном режиме.
После окончания действия входного сигнала транзисторы 1 и 2 запираются, и па выходной шине 12 быстро устанавливается потен30 циал шины 5 источника питания, так как, в частности, емкость нагрузки разряжается через транзистор 3, который отпирается в ре476662
Составитель Е. Погиблов
Корректоры: В. Петрова и О. Данишева
Редактор Б. Федотов
Техред А. Камышникова
Заказ 2693/13 Изд. № 886 Тираж 902 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Ж-36, Раушская наб., д. 4/6
Типография, пр. Сапунова, 2 зультате быстрого роста потенциала на его базе до уровня потенциала шины 5. Транзистор 3 запирается после окончания переходного процесса, как только потенциалы на выходной шине 12 и его базе станут одинаковыми.
Таким образом достигается уменьшение нелинейных искажений формы выходного сигнала каскадного усилителя.
Предмет изобретения
Каскадный усилитель, содержащий входной и выходной транзисторы, включенные последовательно по постоянному току, причем коллектор входного через диод соединен с эмиттером выходного, а между коллектором последнего и общей шиной источника питания включен резистор, отличающийся тем, что, с целью уменьшения нелинейных искажений формы выходного сигнала, параллельно резистору включен дополнительный транзистор, база которого подключена к делителю напряжения, выполненному, в частности, на двух резисторах и включенному между коллектором входного транзистора и общей шиной источника питания.

