Усилитель мощности
О П И ЕЛН Й Е изоБеитиния (ii) 474905
Союз Советских
Соцналистнческих
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 25.01.74 (21) 1994025/26-21 с присоединением заявки,V (23) Приоритет
Опубликовано 25.06.75. Бюллетень ¹ 23
Дата опубликования описания 06.11.75 (51) М. Кл. H 031 3, 00
Государственный комитет
Совета Министров СССР но делам изобретений и открытий
153) 1 ДК 621.382(088.8) (72) Авторы изобретения (71) Заявитель
Л. И. Леоненко и A. П. Павлов
Московский ордена Ленина авиационный институт им. Серго Орджоникидзе (54) УСИЛИТЕЛЬ МОЩНОСТИ
Изобретение относится к электротехнике и автоматике и может быть использовано в мощных выходных каскадах радиоэлектронной аппаратуры различного назначения.
Известсн усилитель мощности, содержащий четыре силовых составных транзистора, соединенных в мостовую схему, базы которых подключены к транзисторам предварительного усиления и к цепям задержки, построенным на диодах и конденсаторах.
Однако известный усилитель мощности характеризуется большой емкостью конденсаторов, подключенных к базовым цепям силовых транзисторов, для устранения сквозных токов, что существенно препятствует уменьшению габаритов усилителя мощности.
Цель изобретения — повьппение надежности.
Это достигается тем, что в усилитель введены две логические схемы на двух транзисторах разного типа проводимости, вход и выход которых подключены к базам соответствующих транзисторов мостовой схемы, На чертеже представлена схема предлагаемого усилителя мощности.
Приняты следующие обозначения: транзисторы 1 — 4 мостовой схемы; транзисторы 5 — 8 логических схем; транзистор 9 предварительного усиления; диод 10; резисторы 11 — 21.
Усилитель работает следующим образом.
При отсутствии входного сигнала транзисторы 2, 4, открыты,,а транзисторы 1,,3, 7 — 9 заперты. Ток нагрузки протекает через транзисторы 2 и 1. Транзистор 5 первой логической cxLibibl также открыт, так h31c его базовый ток проходит через транзистор 4 и через коллекторHый переход силового транзистора
2. Коллекторный ток насыщает второй транзистор 6 первой логической схемы, который шунтирует входную цепь транзисторов 4 н 3.
Под действием входного сигнала транзистор
9 насыщается, и начинают запираться транзисторы 2 и 4. Избыточный заряд в базе транзистора 2 является на этом интервале эквивалентной емкостью, которая разряжается на входную цепь транзистора 5, поддерживая его в открытом состоянии даже после запирання транзистора 2. Транзисторы 1 и 3 остаются закрытыми до истечения времени рассасывания транзистора 2, так как нх входная цепь зашунтирована через транзистор 6 управляющим транзистором 5.
Аналогично транзистор 7 второй логической схемbI будет открыт, IIQIc2 QThpbIT Tp2113HcTOp
1, его коллекторный ток насыщает второй транзистор 8 той же логической схемы, который шунтирует входную цепь транзисторов 2 и 4. Таким образом, исключается одновременное полное насыщение силовых транзисторов
30 1 и 2, 474905
Предмет изобретения
Составитель В. Жуков
Текред М, Семенов
Редактор А. Батыгин
Корректор 3. Тарасова
Заказ 2730/10 Изд. № 887 Тираж 902 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, jK-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
Усилитель мощности, содержащий мостовую схему на транзисторах, базы которых подключены к коллектору транзистора предварительного усиления, отличающийся тем, что, с целью повышения надежности, в него введены две логические схемы на двух транзисторах разного типа .проводимости, вход и выход которых подключены к базам соответствующих транзисторов мостовой схемы,

