Приемник многочастотных сигналов
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
< 11 470937
Союз Советских
Социалистических
Республик (61) Дополнительное к авт. свид-ву 376904 (22) Заявлено 28.02.74 (21) 2002519/26-9 с присоединением заявки № (23) Приоритет
Опубликовано 15.05.75. Бюллетень № 18
Дата опубликования описания 01.09.75 (51) М. Кл. H 04q 1/36
Государственный комитет
Совета Министров СССР
Il0 делам изобретений и открытий (53) УДК 621.395.632 (088,8) (72) Авторы изобретения
Л. Т. Денисенко и H. Я. Пирогов
1:l
О (1) Заявитель (54) ПРИЕМНИК МНОГОЧАСТОТНЫХ СИГНАЛОВ
Изобретение относится к избирательным устройствам.
По основному авт. св. № 376904 известен приемник многочастотных сигналов, предназначенный для приема сигналов телефонного номера, передаваемых многочастотным кодом.
Однако в известном приемнике фиксирование длительности сигнала и интервала между ними осуществляется путем счета тактовых импульсов в течение времени действия сигна- 1ð ла и его интервала, при этом возможен счет ложного числа импульсов при наличии высокочастотных помех на фронтах фиксируемого сигнала.
С целью повышения надежности работы устройства в предлагаемом приемнике выход многовходовой собирательной схемы подключен непосредственно и через инвертор к первым входам схем совпадения, на вторые входы которых подана тактовая последовательность импульсов, выходы схем совпадения подключены соответственно к дополнительным входам анализатора длительности сигнала и анализатора интервала между сигналами че- 25 рез формирующий триггер и другие схемы совпадения, на вторые входы которых подана другая тактовая последовательность импульсов, сдвинутая относительно первой на 180 и равная ей по частоте. 30
На чертеже представлена блок-схема приемника многочастотных сигналов.
Приемник состоит из усилителя 1 с автоматической регулировкой усиления, полосовых фильтров 2, детекторов 3, вентилей 4, триггеров 5, узла G обработки информации, схем совпадения 7, собирательных схем 8, многовходовой собирательной схемы 9, инвертора
10, схем совпадения 11 и 12, формирующего триггера 13, схем совпадения 14 и 15, анализатора 16 длительности сигнала, анализатора
17 интервала между сигналами и дпфференцирующего узла 18.
Устройство работает следующим образом.
При наличии многочастотного сигнала с выхода многовходовой собирательной схемы 9 разрешающий потенциал поступает на первый вход схемы совпадения 11, и тактовая последовательность импульсов f>, проходя через нее, устанавливает формирующий триггер 13 в состояние «1». При этом разрешающий потенциал поступает на первый вход схемы совпадения 14, через которую другая тактовая последовательность импульсов fi (сдвинутая относительно первой на 180 и равная ей по частоте) поступает на вход анализатора 16 длительности сигнала.
Во время действия паузы с выхода инвертора 10 разрешающий потенциал поступает на
470937
Подписио.
Изд. М 1476
Тираж 740
Заказ 2324/10
Типография, пр. Сап;попа. 2 первый вход схемы совпадения 12, а тактовая последовательность импульсов /ь проходя через нее, устанавливает формирую.ций триггер
13 в состояние «О». При этом разрешающий потенциал поступает на первый вход схемы совпадения 15, через которую тактовая последовательность импульсов f> поступает на вход анализатора 17 интервала между сигналами.
При совпадении тактового импульса последовательности импульсов f< с фронтом сигнала, имеющего высокочастотные помехи, во время его действия формирующий триггер 13 воспроизводит последовательность импульсов помехи. В конце действия тактового импульса формирующий триггер 13 устанавливается в одно из устойчивых состояний. Затем начинается процесс фиксирования сигнала по длительности путем подачи тактовых импульсов последовательности импульсов f > на схемы совпадения 14 и 15 и подсчета их соответствующими анализаторами длительности сигнала и интервала между сигналами, т. е. ложные импульсы, возникающие за счет помехи, не участвуют в процессе определения длительности сигнала.
Таким образом устраняется ложное фиксирование длительности сигнала и интервала между ними при наличии высокочастотных помех на его фронтах.
Предмет изобретения
Приемник многочастотных сигналов по авт.
10 свид, М 376904, отл и ч а ю щи и с я тем, что, с целью повышения надежности работы устройства, выход многовходовой собирательной схемы подключен непосредственно и через инвертор к первым входам схем совпадения, на
1о втоРые вхоДы котоРых поДана тактОваЯ последовательность импульсов, выходы схем совпадения подключены соответственно к дополнительным входам анализатора длительности сигнала и анализатора интервала между сигналами через формирующий триггер и другие схемы совпадения, на вторые входы которых подана другая тактовая последовательность импульсов, сдвинутая относительно первой на 180 и равная ей по частоте.

