Вычитатель-синхронизатор

 

В ФОФ о Io Q N Q тт патен;но то..н..че био., иo ена М Ь А (ц) 46650 9

ОПИ E изОБРетен ия

Союз Советских

Социалистических

Реслублик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства

l (51) М. Кл. G 06f 7/385 (22) Заявлено 29.08.72 (21) 1823957/18-24 с присоединением заявки №вЂ” (32) Приоритет

Опубликовано 05.04.75. Бюллетень № 13

Дата опубликования описания 16.07.75

Государственный комитет

Совета Министров СССР (53) УДК 681.325.56 (088.8) А0 делам изобретений и открытий (72) Авторы изобретения К. Я. Кессель, Н. Б, Ибрагимов и Ю. В. Двоеглазов (71) Заявитель Специальное проектно-конструкторское бюро средств автоматизации нефтедобычи и нефтехимии (54) ВЫЧ ИТАТЕЛ Ъ-СИ НХРОН И ЗАТОР

Изобретение относится к области промышленной автоматики и вычислительной техники и может быть использовано при построении цифровой аппаратуры с частотными датчиками с характеристикой вида f =f (o) +f () требующими вычитания из текущего значения частоты f ее начального значения /(хо), которое соответствует нулевому значению измеряемой величины х.

Известны вычитатели-синхронизаторы, содержащие первый и второй триггеры синхронизации, триггер вычитаемого и инвертор.

Однако такие вычитатели-синхронизаторы недостаточно надежны.

В предлагаемом устройстве нулевой выход триггера вычитаемого соединен с единичным входом первого триггера вычитания, нулевой вход которого соединен с нулевым выходом второго триггера синхронизации, а нулевой выход — с единичным входом второго триггера вычитания и выходом инвертора, вход которого связан с шиной синхронизации. Нулевой вход второго триггера вычитания соединен с единичным выходом второго триггера синхронизации, а нулевой выход — с выходной шиюй разностной частоты устройства.

Это позволяет повысить надежность работы устройства, Функциональная схема предлагаемого устройства представлена на чертеже.

Вычитатель-синхронизатор содержит первьш

1 и второй 2 триггеры синхронизации, единичные входы которых соединены с шиной синхронизации и единичным входом триггера вы5 читаемого 3, нулевой вход которого соединен с шиной вычитаемой частоты. Нулевой вход первого триггера синхронизации соединен с шиной уменьшаемой частоты, а нулевой выход — с нулевым входом второго триггера

10 синхронизации. Устройство содержит также первый 4 и второй 5 триггеры вычитания и инвертор 6. Нулевой выход триггера вычитаемого соединен с единичным входом первого триггера вычитания, нулевой вход которого со15 единен с нулевым выходом второго триггера синхронизации, а нулевой выход — с единичным входом второго триггера вычитания и выходом инвертора, вход которого связан с шиной синхронизации. Нулевой вход второго

20 триггера вычитания соединен с единичным выходом второго триггера синхронизации, а нулевой выход — с выходной шиной разностной частоты устройства.

Первый импульс частоты f,,„îïðîêèäûâàåò

25 триггер 1, но так как частота f„,,ð, поступающая на другой вход этого же триггера, больше частоты f„-,,, то триггер успевает возвратиться в исходное состояние до прихода следующего импульса частоты f„-„, На выходе

30 триггера 1 появляется импульс, опрокидыва466509

Предмет изобретения

У сиихр

Составитель Я. Милославская

Техред T. Курилко Корректор Л. Котова

Редактор Л. Утехина

Заказ 1625/14 Изд. № 641 Тираж 679 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, OK-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 ющий триггер 2. Однако импульсы частоты

1сипхр, ПОДанаЕМЫЕ На ЭТОТ ЖЕ ТРИГГЕР СНОВа устанавливают его в первоначальное положение. При этом на выходах триггера 2 появляются два положительных импульса с интервалом во времени, равным периоду частоты

f синхр.

Первый импульс с единичного выхода триггера 2, подаваемый на нулевой вход триггера 5 не меняет его состояния, так как последний потенциально удерживается триггером 4.

Этим достигается «поглощение» первого импульса частоты f„.„. Потенциальная связь означает, что коллектор триггера 4 через диод соединен с коллектором триггера 3 и когда триггер 4 находится в нулевом состоянии, он по коллектору держит в нулевом состоянии триггер 3 и импульсы, поступающие на емкостные и установочные входы триггера 3, не могут изменить его состояния.

Второй импульс с нулевого выхода триггера

2 переводит триггер 4 в состояние, которое снимает блокировку с триггера 5.

Последующие импульсы частоты / „, проходят на выход схемы до момента появления импульса вычитаемой частоты, который, сдвинувшись во времени с помощью триггера 3, переводит триггер 4 в исходное состояние, подготавливая схему для «поглощения» импульса уменьшаемой частоты.

Инвертор 6 служит для изменения фазы импульсов частоты синхронизации на противоположную, после чего инвертированные импульсы частоты (,„р. подаются на единичный вход триггера 5, устанавливая его в исходное состояние после воздействия импульса с еди5 ничного выхода триггера 2.

Вычитатель-синхронизатор, содержащий

10 первый и второй триггеры синхронизации, единичные входы которых соединены с шиной синхронизации и с единичным входом триггера вычитаемого, нулевой вход которого соединен с шиной вычитаемой частоты, при этом

15 нулевой вход первого триггера синхронизации соединен с шиной уменьшаемой частоты, а нулевой выход — с нулевым входом второго триггера синхронизации, первый и второй триггеры вычитания и инвертор, отличающийся

20 тем, что, с целью повышения надежности работы, нулевой выход триггера вычитаемого соединен с единичным входом первого триггера вычитания, нулевой вход которого соединен с нулевым выходом второго триггера синхрони25 зации, а нулевой выход — с единичным входом второго триггера вычитания и выходом инвертора, вход которого связан с шиной синхронизации; причем нулевой вход второго триггера вычитания соединен с единичным выходом вто30 рого триггера синхронизации, а нулевой выход — с выходной шиной разностной частоты устройства.

Вычитатель-синхронизатор Вычитатель-синхронизатор 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для регистрации и контроля входных параметров, а именно, параметров полета летательного аппарата

Изобретение относится к вычислительной технике и, в частности, к архитектурам перестраиваемых матричных процессорных СБИС, использующих структурную перестройку (реконфигурацию), т.е

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации мультипроцессорных систем, абонентских систем связи с децентрализованным управлением, коммутационных средств параллельного обмена информацией в измерительных системах

Изобретение относится к цифровой связи и может быть использовано в выделителях канальных цифровых сигналов для поеобразования структуры двоичной комбинации сжатием выделяемых символов

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации специализированных мультипроцессорных вычислительных систем, микроконтроллерных сетей и средств параллельного обмена информацией в измерительных системах

Изобретение относится к области структурного распознавания образцов и может быть использовано в автоматизированных системах оперативной диагностики технического и функционального состояний многопараметрического объекта по данным измерительной информации, а также в системах идентификации, распознавания, контроля и диагностики технического и функционального состояния изделий авиационной и космической промышленности, энергетике, магистральных трубопроводов и т.п

Изобретение относится к вычислительной технике и преимущественно может найти применение при автоматизированном составлении расписаний работы детерминированных систем конвейерного типа, широко используемых в настоящее время на производстве, транспорте, учебном процессе, военной области, науке, например статистическом моделировании (по методу Монте-Карло), и в других областях, где технологические процессы представляют собой конвейерные системы

Изобретение относится к области вычислительной техники и техники передачи дискретной информации

Изобретение относится к области вычислительной техники и техники передачи дискретной информации
Наверх