Устройство синхронизации по посылкам
О П И С А Н И Е (11) 456375
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик (61) Зависимое от авт. свидетельства (22) Заявлено 16.11.72 (21) 1847417/26-9 (51) М. Кл. H 04l 7/00 с присоединением заявки № (32) П р нор итет
Государственный комитет
Совета Министров СССР ло делам изобретений и открытий
Опубликовано 05.01.75. Бюллетень ¹ 1
Дата опубликования описания 20.02.75 (53) УДК 621.394.662. .2 (088.8) (72) Автор изобретения
В. А. Краснов (71) Заявитель (54) УСТРОЙСТВО СИНХРОНИЗАЦИИ ПО ПОСЫЛКАМ
Изобретение относится к технике передачи дискретной информации, может быть использовано в приемных устройствах для синхронизации по посылкам.
Известно устройство синхронизации по посылкам, содержащее в каждой из цепей последовательно соединенные перемножители и интеграторы, выходы которых подключены к соответствующему входу схемы сравнения. К первым объединенным входам перемножителей подключен канал связи, а ко вторым входам — выходы генератора весовых функций.
Содержащееся в известном устройстве большое количество интеграторов, генератор и схема сравнения на соответствующее число выходов и входов сказывается на его надежности.
Цель изобретения — повышение надежности — достигается тем, что в ппедлагаемом устройстве интеграторы выполнены B виде реверсивных счетчиков, прямые и обратныс выходы которых соединены вместе, а дополнительные подключены ко входам дешифраторов, выходы которых подключены к управляющим входам реверсивных счетчиков, причем выход схемы сравнения подключен ко входу генератора весовых функций.
На фиг. 1 представлена блок-схема устройства синхронизации по посылкам; на фиг. 2— временная диаграмма его работы.
К одним входам перемножителей 1 и 2 подключен канал связи, к другим — выходы генератора весовых функций 3.
Выходы перемножителей 1 и 2 подключены ко входам интеграторов 4 и 5, прямые и обратные выходы которых объединены и подключены к соответствующим входам схемы
10 сравнения б. Дополнителbíûå выходы интеграторов подключены к дешифраторам 7 и 8, выходы которых, в свою очередь, подключены к управляющим входам интеграторов 4 и
5, а выход схемы сравнения 6 подключен к
15 входу генератора весовых функций 3.
Работает устройство следующим образом.
Пусть в некоторый момент времени первая принимаемая (единичная) посылка и весовые функции занимают такое положение, как по20 казано на фиг. 2 а, б и в соответственно. Чтобы получить синфазное положение между ними, которое возникает при совпадении во времени показанных на сигнале и весовых функций точек, необходимо сдвинуть весовые функ25 ции вправо. Интеграторы могут заполниться полностью при совпадении сигнала (посылки) и весовой функции; весовая функция на графике б с генератора 3 подается на перемножитель 1, а на графике в — на перемножи30 тель 2. Из этого видно, что при приеме пер456375 вой положительной посылки интегратор 5 фиксирует величину большую, чем интегратор
4 (фиг. 2 г). Кроме того, оба интегратора фиксируют величины, превышающие половину своего объема (фиг. 2 г, штрих), в результате чего срабатывают дешифраторы 7 и 8.
При опросе интеграторов, например, путем подачи импульсов по прямому входу (так как появились сигналы на выходах дешифраторов 7 и 8) сигнал на выходе интегратора 5 появляется раньше, чем на выходе интегратора 4. Оба сигнала поступают на схему сравнения 6, где определяется время их прихода.
После анализа сигнал со схемы сравнения 6 подается на генератор 3, и весовые функции сдвигаются вправо на некоторый отрезок времени. В синфазном положении интеграторы фиксируют одинаковый результат, и весовые функции не сдвигаются (графики а, б, в, пятая посылка) .
Если же в некоторый момент времени весовые функции попадают между положительными посылками (графики д, е, ж), интегратор
4 фиксирует величину большую, чем интегратор 5, и оба фиксируют величины, меньшие половины своего объема (график 3). Интеграторы опрашиваются по обратным входам, так как дешифраторы не сработали. Сигнал на выходе интегратора 5 появляется раньше (график и показывает результаты интегрирования в обратном коде), чем на выходе интегратора 4, и весовые функции сдвигаются вправо на некоторый промежуток времени.
В некоторых случаях один из интеграторов опрашивается по прямому входу, а другой— по обратному.
Весовые функции сдвигаются в сторону того интегратора, на выходе которого сигнал появляется раньше.
Таким образом, с помощью только двух последовательно соединенных перемножителей с интеграторами, схемы сравнения двух вели1О чин и генератора двух весовых функций можно добиться синфазного положения между генератором приемника и принимаемыми сигналами, что существенно упрощает устройство и, тем самым, повышает его надежность.
Предмет изобретения
Устройство синхронизации по посылкам, содержащее в каждой из цепей последовательно соединенные перемножители и интеграто20 ры, выходы которых подключены к соответствующему входу схемы сравнения, причем первые входы перемножителей соединены вместе, а вторые подключены к соответствующему выходу генератора весовых функций, отл и25 ч а ю щ е е с я тем, что, с целью повышения надежности, интеграторы выполнены в виде реверсивных счетчиков, прямые и обратные выходы которых соединены вместе, а дополнительные подключены ко входам дешифратоЗО ров, выходы которых подключены к управляющим входам реверсивных счетчиков, причем выход схемы сравнения подключен ко входу генератора весовых функций.
456375 стиг. 1 а б б ue g
Составитель В. Краснов
Редактор Б. Федотов Те крея А. Камыш ни кова Корректор 3. Тарасова
Заказ 278/16 Изд. М 263 Тираж 739 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, )К-35, Раушская наб., д. 4:5
Типография, пр. Сапунова, 2


