Постоянное запоминающее устройство
(11) 453739
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ, Союз Соеетских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ вЂ” (61) Зависимое от авт. свидетельства (22) Заявлено 14.07.72 (21) 1813808. 18-24 с присоединением заявки № (32) Приоритет
Опубликовано 15.12.74. Б1оллстен1> ¹ 46
Дата опубликования опнсаш1я 28.01.75 (5!) М. Кл. G 11с 17 00
Государстааииый комитет
Совета Мииистров СССР по делом изооретеиий и открытий (53) УДK 628 327 66 (088.8) (72) Авторы изобретения
В. И. Жабин, В. И. Корнейчук и В. П. Тарасенко (71) Заявитель
Киевский ордена Ленина политехнический институт имени 50-летия
Великой Октябрьской социалистической революции (54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОИСТВО
Изобретение относится к области вычислительной техники и предназначено для хранения таблиц значений функций одной переменной, например ) x>sinx,å" и др.
Известно постоянное запоминающее устройство (ПЗУ) для хранения таблиц функций, Такое ПЗУ состоит из регистра входного слова, дешифратора, шифратора (накопителя) и регистра выходного слова. Устройство может выполнять операцию вычисления значений функций одной переменной, если входное слово соответствует аргументу функции, а выходное — значению фу.нкцин для данного аргумента.
Однако недостатком известного ПЗУ является невысокая точность воспроизведения функций одной переменной вследствие трудности построения накопителя большой емкости.
В общем случае объем памяти ПЗУ должен составлять 2" /и> бит, где п1 — количество двоичных разрядов входного слова, а n— выходного слова.
Целью изобретения является расширение области применения устройства.
Поставленная цель достигается тем, что оно содержит регистр младших разрядов входного слова, коммутатор и сумматор, одни входы которого подключены к первой группе выходов регистра выходного слова, а другие — ко входу коммутатора, выходы которого подкл)очены ко второй группе вы. одов регистра выходного слова. Управляющие входы коммутатора подключены к соответствующим выходам регистра младших разрядов входного слова.
На чертеже представлена блок-схема предлагаемого устройства.
Предлагаемое ПЗУ состо и из регистра 1 на m старших разрядов входного слова, вы10 ходы которого подключены ко входам дешнфратора 2. Выходы дешнфратора подсоединены ко входам шифратора 3, выходы которого подключены к соответствующим входам регистра 4 выходного слова, а остальные выходы
15 этого шифратора подвешены к входам рсгнстра младших разрядов 5. Количество входов регистра младшпх разрядов зависит от конкретного вида функции, воспроизводимой с помощью ПЗУ. Выходы регистров младших
20 разрядов подключены к коммутатору 6. Коммутатор, в свою очередь, состоит нз дсшифратора 7, блоков схем совпадения 8, число которых равно числу разрядов регистров младших разрядов, а чпсло входов каждого бло25 ка равно количеству выходов соответствующего регистра приращений. Выходы всех олоков схем совпадения подведены через блок 9 схем типа «11ЛИ» к и-разрядному сумматору
10, а ко вторым входам сумматора подключе-, 30 ны выходы регистра 4 выходного слова. Блоки
453739
1, 2, 3, 4 и 5 входят в состав известного ПЗУ, Предлагаемое устройство работает следующим образом.
М старших разрядов п-разрядного входного слова записываются в регистр 1 старших разря дов входного слова, а (п — т) оставшихся разрядов записываются в регистр младших разрядов входного слова. В зависимости от кода в регистре старших разрядов слова выбирается одна из 2" выходных шин дешифратора 2, и шифратор 3 выдает базовое выходное слово в регистр 4, а во все регистры 5— коды соответствующих приращений. В зависимости от кода в регистре младших разрядов входного слова коммутатор 6 подключает к сумматору 10 требуемый регистр 5. Коды выходного базового слова и приращения суммируются в сумматоре 10, в результате чего сумматор формирует выходное слово, соответствующее данному входному.
Таким образом, предлагаемое устройство позволяет сократить емкость ПЗУ.
Предмет изобретения
Постоянное запоминающее устройство, содержащее регистр входного слова, соединенный через дешифратор, шифратор с соответствующими входами регистра выходного слова, отличающееся тем, что, с целью расшп10 рения области применения устройства, оно содержит регистр младших разрядов входного слова, коммутатор и сумматор, одни выходы которого подключены к первой группе выходов регистра выходного слова, а другие — ко входу
15 коммутатора, выходы которого подключены ко второй группе выходов регистра выходного слова, причем управляющие входы коммутатора подключены к соответствующим выходам регистра младших разрядов входного
20 слова.

