Схема для сравнения двоичных чисел
1 1ccc< "ввел онщг"
1 фиопио1 - 453688
ОП ИСАНИ Е
ИЗОБРЕТЕН ИЯ
К ЬетОРСКОМЮ СВИДВИЛЬСтВЮ
Союз Советских
Социалистических
Республик (61) Зависимое: от авт. свидетельства— (22) Заявлено 24.03.72 (21) 1762798/18-24 е с присоединением заявки №вЂ” (51) М. Кл. С 061 7/04
Гврударртвеннь!й кемнтет
Срвета Министров СССР
lie делам нзобрееннй н рткрытмй (32) Приоритет—
Опубликовано 15.12.74. Бюллетень № 46
Дата опубликования описания 29.05,75 (53) УДК 681.325.65 (088.8) (72) Автор изобретения
В. А. Гребенников (71) Заявитель (54) СХЕМА ДЛЯ СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ
Предложенная схема относится к области автоматики и вычислительной техники и может быть использована при реализации технических средств дискретной автоматики и цифровых вычислительных машин, Известны схемы для сравнения двоичных чисел, содержащие многоэмиттерные транзисторы, коллекторы которых объединены между собой и через резистор подключены к источнику питания, резисторы, диоды.
Однако известные устройства относительно сложны, так как содержат, кроме резисторов, диоды.
Предложенная схема отличается тем, что, в пей базы транзисторов связаны со входными шинами через резисторы, а эмиттеры подключены ко входным шинам непосредственно.
Это позволяет упростить схему.
Предложенная схема представлена н» чертеже.
Схема содержит ячейки, каждая из которых состоит из двухэмиттерного транзистора 1 и двух резисторов 2 и 3. Входами ячейки служат соединения эмиттеров транзисторон с резисторами; другие выводы последних объединены вместе и подключены к базе транзистора 1. Выходом схемы является точка соединения коллекторов транзисторов 1ь
1„, через резистор 4 подключенных к источ. нику питания.
Схема работает следующим образом.
При поступлении на входы /-й ячейки одинаковых двоичных чисел, например двух
«единиц», разность напряжений между входами а,. и Ь, будет равна нулю. Вследствие этого ток в базе транзистора 1; равен нулю и транзистор заперт, что является сигщ налом о совпадении i-x разрядов сравниваемых чисел. Только в том случае, когда все ячейки выдадут такой сигнал, напряжение на выходе С может стать высоким, Появление этого напряжения является сигналом совпадения сравниваемых чисел А и В.
При наличии несовпадения состояний на входах хотя бы одной t-й ячейки происходит следующее.
Вследствие разности напряжений между о входами а, и b, no какому-либо резистору 2 нли 3 протекает ток от входа с единичным состоянием, например от входа и, через резистор 2,, базу транзистора 1; и один из эмиттеров этого транзистора к другому 5 входу Ь,, находящемуся в нулевом состоянии. Вследствие протекания базового тока транзистор 1, оказывается открытым и шунтирует ток резистора 4 на тот вход -й ячейки, который находится в нулевом состоянии. зо Напряжение на выходе С оказывается низким.
453688
Составитель В, Белкин
Редактор Б, Нанкнна Техред Т. Курилко Ко >ек1ор Е. Кашина
Заказ 165Î Иад. М .ФЮУ Тираж Яр Поди
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, 113035, Раушская наб., 4
Предприятие «Патент», Москва, Г-59, Бережковская наб., 24
Появление такого напряжения на выходе С является сигналом о неравенстве сравниваемых чисел, Предмет изобретения
Схема для сравнения двоичных чисел, содержащая двухэмиттерные транзисторы, кол4 лекторы которых объединены между собой и через резистор подключены к источнику питания, резисторы, отличающаяся тем, что, с целью ее упрощения, базы транзисторов через резисторы связаны со входными шинами, а эмнттеры подключены ко входным шинам непосредственно.

