Делитель частоты с автоматически изменяющимся коэффициентом деления
ОПИСАНИЕ !)4апее
ИЗОБРЕТЕНИЯ
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства— (22) Заявлен Е9. 0I. 72 (21) I739889/26 (51) М. Кл.
Н 03 йс 23/00 с присоединением ааявни—
Государственный комнтет
Соната Мнннстроа СССР по делам изобретений
k открытей (32) Приоритет—
Опубликовано2ЯI,746 оллетень № 43 дата опубликования описания Е5,I2,74 (üç) Удк 62I.374.32 (088.8) Г.C. Кривулин (72) Автор изобретения (71) заявитель Казахский Опытно-экспериментнльный завОД геофизических приборов (Я) ДИИТЯЬ ЧЛСТОТН С ЫГОВжтИЧКСКИ ИЯПНаЩИЬСЯ
Ю ЭФФИЦИЕНТОМ J{EKEHNH
1 изобретение относится к импульсной радиотехнике и может быть использовано в управляющих устройствах для разгона и- торможения шаговых двигателей.
Известны управляемые делители частоты, содержащие двоичный делитель и схему записи параллельного кода. 3 известных устройствах исПОЛЬЗуЮт СХЕМЫ На аНаЛОГОВЫХ ЭЛЕ- 1о ментах.
Белью изобретения является моно. тонное увеличение /уменьшение/ коэффициента деления в заданном диапазоне.
Для этого в делитель введен реверсивный двоичный счетчик, выходы разрядов которого соедийены со схемой записи и через дешифратор связаны со схемами "И, вторые входы которых подключейы к выходу двоичного делителя частоты, третьи входы связаны с шинами
"суммирование " и "вычитание", а
1 выходы;-с соответствующими счетными входами реверсивного счетчика.
На чертеже приведена блоксхема делителя, Делитель частоты с автоматически изменяющимся коэффициентом деления содержит двоичный делитель частоты I, схему записи параллельного кода 2, реверсивный двоичный счетчик 3, дешифратор а, схему "Е" 5.
Делитель работает следующим образом ° импульсы внешнего генератора с частотои Fq>, поступают на уход двоичного делителя частоты . мпульсы переполнения с выхода двоич ного делителя Е через схему записи 2 переписывают прямой код из реверсивного счетчика 3 в делитель частоты и через одну из схем "И" 5 поступают на вход реверсивного счетчика 3 например
1 вход "Суммирование". 4астоуа на
3 выходе двоичного. делителя Х равна д =ny где n — - число разрядов двоичного делителя, - число в реверсивном счет- чике.
"астота на выходе двоичного делителя будет возрастать до появления в реверсивном счетчике 3 кода Aþ, который через дешифратор Ч зайирает соответствующую схему "И" .
При поступлении азрешающего потенциала на шину вычитание " б число в реверсивном двоичном счетчике 3 уменьшается, соответственно снижается частота йа выходе двоичного делителя .
ПРЕДМЕТ ИЗОБРЕТЕНИЯ
Делитель частоты с автоматичес45II99
4 ки изменяющимся коэффициентом деления, содержащий двоичный делитель и схему записи параллельного кода, отличающийся .тем, что, с целью монотонного увеличения (уменьшения) коэффициента деления в заданном диапазоне, он содержит реверсивный двоичный счетчик, дешифратор и две схемы "И", 0 причем выходные разряды реверсивного двоичного счетчика соединены со схемой записи параллельного кода и через дешифратор - с первыми входами обеих схем " ", . вторые
1 входы которых подключейы к выходу двоичного делителя, третьи входы связаны соответственно с шинами
"суммированиа" и "вычитание", а выходы - с соответствующими счет о ными входами реверсивного двоичного счетчика.
Редактор
А 3
Заказ ТС g
С ""и"" Л. ГО бОВЫ
Тех ред ),Щ и., м б/5 Тираж Е
Подписное
ЦИИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, 113035, Раушская наб., 4
11редпрпятие «Патент», Москва, Г-59, Бережковская иаб.. 24


