Множительно-делительное устройство
О П И С А Н И Е (и) 435530
ИЗОБРЕТЕН ИЯ
Союз Советских
Сощиапистицеских
Республик
Е АВТОРСИОМУ СВИДЕТЕЛЬСТВУ (6i) Зависимое от авт. свидетельства (22) Заявлено 19.03.73 (21) 1894981/18-24 (51) М. Кл. 6 06g 7/16 с присоединением заявки №
Государственный комите, Совета Министров СССР ло делам изобретений и открытий (32) Приоритет
Опубликовано 05.07.74. Бюллетень № 25
Дата опубликования описания 28.11,74 (53) УДК 681.335(088.8) (72) Авторы изобретения
А. А. Борисюк, И. И. Король, В. В. Кушаков и В. Г. Липунова (71) Заявитель (54) МНОЖИТЕЛЬНО-ДЕЛ ИТЕЛЬНОЕ УСТРОЙСТВО
Изобретение относится к аналоговой вычислительной технике и может быть использовано в аналоговых и аналого-цифровых вычислительных устройствах.
Известно множительно-дел ительное устройство (МДУ), которое содержит реверсивный счетчик, подключенный двумя входами через входной вентиль к генератору тактовых импульсов, а выходом — ко входам двух цифро-аналоговых преобразователей (ЦАП).
Целью изобретения является повышение точности устройства.
Для этого один и тот же ЦАП используется последовательно сначала в схеме фор мирования двоичного кода, а затем в схеме формирования выходного напряжения.
На чертеже представлена схема предлагаемого устройства. Оно содержит реверсивный счетчик 1, подключенный входами через входной вентиль 2 и схему «И» 3 к тенератору тактовых импульсов 4. Выход реверсивного счетчика соединен с первым входом ЦАП 5.
Второй вход ЦАП 5 через двухпозиционньш ключ б подключен к входной клемме 7, на которую подают напряжение, пропорциональное одному из сомножителей, и к входной клем мс
8, на которую подают напряжение, пропорциональное делителю. Выход LIAII подключен к первому входу компаратора 9, а также чсрез выходной ключ 10 к запоминающему блоку 11, выход которого соединен с выходной клеммой устройства 12. Второй вход компаратора подключен к входной клемме 13, на которую подают напряжение, пропорциональное второму сомножителю. Управляющие входы схемы «И» 3 двухпозиционного ключа и выходного ключа:соединены с выходом генератора синхронизации 14.
Предлагаемое МДУ выполняет операцию умножения — деления за два такта.
В первом такте первый ЦАП 5 через двухпозиционный ключ б подключен к входной клемме 8, при этом от генератора синхронизации 14 на управляющий вход схемы «И» 3 поступает разрешающий сигнал, и на .выходе реверсивного счетчика 1 формируется двоичный код, пропорциональный отношению напряжения на входной клемме 13 к напряжению на входной клемме 8.
20 Во втором такте от генератора синхронизации 14 на управляющий вход схемы «И» 3 поступает запрещающий сигнал, при этом генератор тактовых импульсов 3 отключен от входного вентиля 2, и величина кода на вы25 ходе реверсивного счетчика фиксируется.
Вход ЦАП 5 подключен при этом через двухпозиционный ключ б к входной клемме 7.
Напряжение на,выходе ЦАП 5 прямопропорционально напряжениям на входных клеммах
30 7 и 13 и обратно пропорционально напряж:435530
Предмет изобретения
Составитель Л. Снимщикова
Техред О. Вешкина
Корректор В.:Брыксина
Редактор Т. Кузьмина
Заказ 3124/15 Изд. М 994 Тираж 624 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, W-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
3 нию на входной клемме 8. Выходной ключ 10 замкнут и выходное напряжение ЦАП 5 записывается в запоминающий блок 11.
Затем опять следует первый такт, выходной ключ 10 разомкнут, а в запоминающем блоке 11 сохраняется напряжение, записанное во втором такте.
Использование одного и того же ЦАП как при формировании кода, так и при формировании выходного напряжения устройства по вышает точность МДУ.
Множительно-делительное устройство, содержащее реверсивный счетчик, подключенный входами через входной вентиль к генератору тактовых импульсов, выходом — к первому входу цифро-аналогового преобразователя, выход которого подключен к первому входу компаратора, второй вход последнего соединен с первой входной клеммой устройства, а выход — с управляющим входом входного вентиля, отличающееся тем, что, с целью повышения точности устройства, в него введены схема «И», двухпозицианный ключ, выходной ключ, запоминающий блок и генератор синхронизации, выход которого соединен с управляемыми входами двухпозиционного и выходного ключей и схемы «И», второй вход цифро-аналогового ареобразователя подключен через двухпозиционный ключ и второй и третьей входным клеммам устройст15 ва, а выход — через выходной ключ к запоминающему блоку, выход которого соединен с выходной клеммой устройства, а генератор тактовых импульсов соединен, через схему
«И» с входным вентилем.

