Вычислительный модуль с перестраиваемойструктурой
.: »;
614611"..,ОЛ ИСААКИЕ
ИЗОБРЕТЕН ИЯ
" 430377
Союз Советских (,»щме1дм т1»цо» нн1(Р©сп1»бп1 »и (61) Зависимое от авт. свидетельства— (22) Заявлено 04.11,72 (21) 1844632 18-24 с присоединением заявки ¹â€” (32) Приоритет—
Оп бликогано 30.05.74. Бюллетень М 20 (51) М.Кл. G 06f 7 00
Гасударствеввый кометет
Совета Ик11естрое СССР оо делам изобретеккй и откРытнЙ (53) УДК 681.325. .65(088.8) Дата опубликования описания 22,01.75 (72) Авторы изобретения В. А. Торган»ев, В. В. Смирнов, В. М. Кисельников и В. И. Андрианов (71) Заявитель (54) ВЫЧИСЛИТЕЛЬНЫЙ МОДУЛЬ С ПЕРЕСТРАИВАЕМОЙ
СТРУКТУРОЙ
Изобретение относится к области вычислительной техники и предназначено для использования в качестве базового элемента универсальных однородных структур (вычислительных сред).
Известны вычислительные модули с перестраиваемой структурой, содержащ;.с регистры и схемы «И», «ИЛИ», «ИЕ». Каждый модуль может передавать шп11ормацшо лини. сосед0>I I I 0 P0, jI1 0 и cTP», I»T I>P bl. В этих
МОДУЛ ЯХ OTC) TCTI») ЕТ ВО?МожПОСТ1) Ра?>ЛИ|IHbIX согласов;ший информационных п»1токов па различных участках однородной структуры.
Предложенное устройство отличается тем, что Выход дешифратора первой входной переменной соедIIIIQII со o одами первой схемы
«И», сумматора и через схему «Н1= » — со входом второй схемы «И». Выходы первой и второй схем «И» соединены через схему «ИЛИ» с первым входом мажоритарного элемента, выходы дешифраторов второй и третьей входных переменных соединены через третью схему
«И» со ьходом сумматора и вторым входом мажоритарного элемента, гыход которого чеРСЗ 3>10ilICIIT ЗаДЕР:ККИ COCTHI!CII C TPQTbH. >I BXOдом того же мажоритарно-о элемента, выходы дешифратора операций связаны со входами первой и второй схем «И», выход сумматора соединен со входом динамического регистра.
Это позволяет расширить область применеш1я устройстга за счет возможности выполнеIIHB в нем как логических, так н арифмети 1еских операций, осуществления гибкой коммутации входных переменных и возможности формирогания требуемых задержек выходных перемеш1ых и, следовательно, возможностей эффект11впог0 согласования информационных пОтоков в 0>$110PO>TIIOII cTP) I»T1 1зе.
Схема устройства изобр11жепа па чертеже.
Устройство имеет вход 1 для иода и последова гольного кода настройки, динамический регистр (сдвига) 2, блок кл1очей 3, вход 4 для подачи управляющего сигнала ввода кода, статический регистр 5, дешифраторы входных переменных 6 — 8 для коммутации входных переменных Х1, Хе и Х, соответственно, дешифратор операций 9 для расшифровки типа выполняемой операции, сумматор (по модулю ,1ва) 10, мажоритарньш элемент 11, элемент задержки 12, схемы «И» 13 — 15, схему «ИЛИ»
16, схему «НЕ» 17, дешифратор задержки 18, дешифратор выходных переменных 19, выходы 20.
Сумматор 10, ма>коритарныш элемент 11 и элемент задержки 12 образу1от блок обработки информации.
Входные переменные Х1 и Хе могут поступать от любого из четырех соседних модулеп, с горизо1ггальпой пли вертикальной шип, а также принимать значения констант «нуля»
430377
3 или «единицы». Поскольку отдельные переменные могут принимать значения констант
«О» и «1», логические возможности схемы оказываются широкими. Введенная третья переменная Х, также расширяет функциональные возможности схемы.
При работе модуля мажоритарный элемент 11 реализует функцию «два из трех».
Устройство работает следующим образом.
Код настройки в последовательной форме поступает через вход 1 на динамический регистр 2 и после его заполнения через блок ключей 3, управляемый сигналом ввода кода через вход 4, передается в статистический регистр 5.
В общем случае блоком обработки инфор. мации реализуется функция вида Z = Х1
" Х2 ХЗ, где — символ той или иной операции
Х2 XÇ вЂ” коньюкция, реализуемая схемой
«И» 14.
При выполнении логических операций схемы «И» 13 и 15 закрыты, следовательно, работает только сумматор 10, реализующий функцию Z = Xl + Х2 ХЗ, где + — сложение по модулю два.
В случае выполнения операций сложения открыта схема «И» 13, переменная Х1 поступает как на сумматор 10, так и через схему
«ИЛИ» 16 на мажоритарный элемент 11, реализующий в совокупности с элементом задержки 12 функцию переноса при работе сумматора. На вторые входы сумматора 10 и элемента 11 поступает сигнал Х2 XÇ.
Прп вычитании схема «И» 13 закрыта, а
cxellté «И» 15 oTKpbITB. На вход мажоритарного элемента 11 поступает уменьшаемое, проинвертированное на схеме «НЕ» 17, что необходимо для выполнения вычитания.
Дешифратор 18 управляется определенной группой разрядов кода настройки и коммутирует на своем выходе соответствующий вывод от динамического регистра 2. Таким образом осуществляется фиксированная задержка выходного сигнала, поступающего на дешифратор 19 и распределясмого им на выходы 20 модуля в соответствии с кодом настройки, управляющим этим дешифратором.
Предмет изобретения
Вычислительный модуль с перестраиваемой структурой, содержащий динамический регистр, выходы которого через блок ключей соединены со входами статического регистра, выходы последнего связаны со входами дешифраторов входных переменных, дешифратора операций, дешифратора задержек и дешифратора выходных переменных, входы дешифратора задержек соединены с выходами динамического регистра, а выход — со входом дешифратора выходных переменных, мажоритарный элемент, сумматор, элемент задержки, схемы «И», «ИЛИ», «НЕ», отличающийся тем, что, с целью расширения области применения, выход дешифратора первой входной переменной соединен со входами первой схемы «И», сумматора и через схему «IIE» — со входом второй схемы «И», выходы первой и второй схем «И» соединены через схему «ИЛИ» с перЗО вым входом мажоритарного элемента, выходы дешифраторов второй и третьей входных переменных соединены через третью схему «И» со входом сумматора и вторым входом мажоритарного элемента, выход которого через элемент задержки соединен с третьим входом того же мажоритарного элемента, выходы дешифратора операций соединены со входами первой и второй схем «И», выход сумматора соединен со гходом динамического регистра.
430377
Г l. 7 и-1
Составитель В. Игнатущеико
Текред А, Камышникова
Корректор О. Тюрина
Редактор В. Левитов
Заказ 5414 Изд, № 1634 Тираж 624 Подписное
ЦНИИПИ Государственного комитета Совета Миш|сгров СССР по делам изобретений и открытий
Москва, Я-35, Раушская паб., д. 4/5
МОТ, Загорский цех


