Эмиттерный повторитель1
ОП ИСАНИ Е
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВКДЕТЕЛЬСТВУ (ii) 428528
Союз Советских
Социалистических
Реслублик (б1) Зависимое от авт. свидетельства— (22) Заявлено 14.12.71 (21) 1725032/26-9 с присоединением заявки— (32) Приоритет—
Опубликовано 15,05.74. Бюллетень ¹ 18
Дата опубликования описания 14.04.75 (51) М. Кл. Н 03f 3/50
Государственный комитет
Совета Иинистров СССР оо делам изобретвний и открытий (53) УДК 621.375.024 (088.8) (72) Автор изобретения
A. И. Золотарев (71) Заявитель Предлагаемый эмиттер ный повторитель может быть,использован в прецизионных системахх.
Известен эмиттерный,повторитель, выполненный на двух транзисторах по составной схеме, в цепи эмиттера второго транзистора которого включен |резисторный делитель с цепью следящей отрицательной обратной с|вязи на транзисторе, причем база последнего подключена к эмиттеру второго транзистора, а коллектор — к соответствующей клемме,источника .питания.
Однако известное устройство имеет невысокую стабильность работы транзисторов.
С целью уменьшения нелинейных искажений и повышения стабильности режима работы в предлагаемом эмиттерном повторителе эмиттер транзистора цепи Следящей отрицательной обратной связи подключен через стабилитрон к средней точке резисторного делителя, а через другой стабилитрон — к коллектору первого транзистора эмиттернога повторителя.
На чертеже представлена принципиальная схема предлагаемого повторителя.
Эмиттерный повторитель содержит первый и IBTopoA транзисторы 1, 2 соопветственно, стабилитрон 8, транзистор 4 цепи следящей отрицательной обратной связи, резистор 5 нагрузки, резисторы 6 и 7 делителя напряжения и стабилитрон 8.
Эмиттерный повторитель выполнен на транзисторах 1 и 2 по составной схеме. Коллектор транзистора 1 через стабилитрон 8 соединен с эмиттером тра нзистора 4 цепи следящей отрицательной обратной связи. База транзистора 4 подключена к эмиттеру транзистора 2, к которому подключены также резистор 5 нагрузки и резистор 6, соединенный с резистором 7 и стабилитроном 8, подключенным к эмиттеру транзистора 4, коллектор:которого:подсоединен к источнику питания.
Стабилитрон 8 через транзистор 4 подключен к переходу коллектор-база транзистора
1, создавая в процессе работы постоянное напряжение смещения на этом переходе и стабилизируя таким образом обратный коллекторный ток транзистора 1. Прямой ток эмиттерного повторителя или ток управления стабилизируется стабилитроном 8, подключенным через транзистор 4 к резистору 6 делителя напряжения эмиттерного повторителя, создавая на нем постоянное напряжение, не зависящее от входного потенциала.
Если ток, протекающий через резистор 5 нагрузки, значительно меньше, чем ток, протекающий через транзистор 2, то через транзистор 2,потечет практически постоянныи ток, 428528
Составитель Э. Гилинская
Техред 3. Тараненко
Корректор И. Симкина
Редактор T. Морозова
Заказ 77/418 И зд. № 1610 Тираж 811 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, 7К-35, Раушская наб., д. 4/5
Тнп. Харьк. фил. пред. «Патент» определенный величиной резистора 6 и напряжением включения стабилитрона 8.
Таким образом, при любом входном потенциале,в рабочем диапазоне входных напряжений обеспечивается постоянный ток базы эмиттерного повторителя.
Предмет изобретения
Эмиттерный повторитель, выполненный а двух транзисторах по составной схеме, в цепи эмиттера второго транзистора которого,включен резисторный делитель, с цепью следяшей отрицательной обратной связи на транзисторе, база которого подключена к эмиттеру второго транзистора, а коллектор — к соответствующей клемме источника питания, отличаюи1ийся тем, что, с целью улучшения стабилизации режима транзисторов и уменьшения нелинейных искажений, эзгиттер тр анзистора цепи следящей отрицательной обратной связи подключен через стабилитрон к средней точке
10 резисторного делителя, а через другой стабилитрон — к коллектору первого транзистора эмиттерного по1вторителя.

