Устройство для контроля постоянного напряжения
пп 423059
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик (61) Зависимое от авт. свидетельства (22) Заявлено 28.06.71 (21) 1672357 18-10 с присоединением заявки ¹ (32) Приоритет
Опубликовано 05.04.74. Бюллетень ¹ 13
Дата опубликования описания 09.09.74 (51) М. Кл. G 01г 19, 16
Государстаеииый комитет
Соаета Мииистроа СССР по делам изооретеиий и открытий (53) УДК 621.317.7 (088.8) !
В. И. Полозанав и В. П. Морозов (72) Авторы изобретения (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОСТОЯННОГО
НАПРЯЖЕНИЯ
Изобретение относится к области измерительной техники и может быть использовано в автоматических системах контроля и управления.
Известны устройства для контроля постоянного напряжения, содержащие сравнивающие и формирующие схемы верхнего и нижнего пределов контролируемого напряжения.
Недостатком таких устройств является сравнительная их сложность при необходимости построения чувствительных схем.
Целью изобретения является упрощение устройства при сохранении его высокой чувствительности.
Для этого сравнивающие схемы верхнего и нижнего предела контролируемого напряжения в предлагаемом устройстве выполнены по схеме расширителя на многоэмиттерном и инвертирующем транзисторах, а выход формирующей схемы верхнего предела соединен с одним из эмиттеров многоэмиттерного транзистора сравнивающей схемы нижнего предела.
На чертеже изображена схема описываемого устройства для контроля постоянного напряжения.
Устройство состоит из расширителей 1 и 2, содержащих многоэмиттерные транзисторы и инверторы; переменных резисторов 3 и 4 для установки верхнего и нижнего уровней контролируемого напряжения; резисторов 5 и 6 делителя; формирующих схем 7 и 8, содержащих многоэмиттерные транзисторы, инверторы и выходные эмиттерные повторители; выходной формирующей схемы 9.
Устройство работает следующим образом.
В исходном состоянии, когда величина кон10 тролируемого напряжения U находится за нижним пределом контроля, расширители 1 и 2 закрыты низкими потенциалами на базовых входах. Формирующие схемы 7 и 8 также закрыты, на их выходах присутствует вы15 сокий потенциал, поскольку эти схемы инвертирующие.
При достижении контролируемым напряжением величины, равной нижнему пределу сра20 батывания, расширитель 1 открывается, а потенциал на выходе схемы 7 скачком (за счет ее регенеративных свойств) изменяется до низкого уровня. Под воздействием низкого потенциала на выходе схемы 7 схема 9, уве25 личивающая крутизну передаточной характеристики всего тракта, закрывается, и на ее выходе устанавливается высокий потенциал, который сохраняется до момента нахождения контролируемого напряжения ниже верхнего
30 уровня контроля.
423059
Предмет изобретения
dlЯ
Составитель H. Трофимов
Техред A. Камышникова
1(орректор О. Тюрина
Редактор Е. Братчикова
Заказ 2224, 18 Изд. _#_ 712 Тираж 678 Подписное
Ц1-1ИИПИ Государственного комитета Совета Министров СССР по делам зобретенпй и открытий
Москва, gI(-35, Раушскал наб., д. 4/5
Тппографпн. пр. Сапунова, 2
1 огда контролируемое напряжение достигает верхнего уровня, на входе расширителя
2 потенциал становится равным потенциалу срабатывания, расширитель 2 открывается и открывает схему 8. На выходе последней потенциал скачком изменяется до низкого уровня, закрывая тем самым расширитель 1 и схему 7. Потенциал на выходе схемы 7 вновь изменяется до высокого уровня, а потенциал па выходе схемы 9 возвращается к низкому уровню.
Таким образом, на выходе схемы 9 формируется сигнал, соответствующий нахождению величины контролируемого постоянного напряжения в поле допустимого предела.
Устройство для контроля постоянного напряжения, содержащее сравнивающие и формирующие схемы нижнего и верхнего пределов, выходную формирующую схему и регулируемые делители контролируемого напряжения, отличающееся тем, что, с целью упрощения устройства при сохранении высо10 кой чувствительности, сравнивающие схемы выполнены по схеме расширителя на многоэмиттерном и инвертирующем транзисторах, а выход формирующей схемы верхнего предела соединен с одним из эмиттеров много15 эмиттерного транзистора сравнивающей схемы нижнего предела.

