Делитель с переменным коэффициентомделения
Q Д И С А Н И Е 1н) 42II32
ИЗОБРЕТЕНИЯ
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 20.06.72 (21) 1798404/26-9 (51) М. Кл. Н 03k 23/00 с присоединением заявки (32) Приоритет
Опубликовано 25.03.74. Бюллетень ¹ 11
Государственный комитет
Совета Министров СССР по делам изобретений к открытий (53) УДК 621.374.32 (088.8) Дата опубликования (72) Авторы изобретения (71) Заявитель
Специальное конструкторское бюро физического приборостроения
Института Земного магнетизма, ионосферы и распространения радиоволн АН СССР (54) ДЕЛИТЕЛЬ С ПЕРЕМЕННЫМ КОЭФФИЦИЕНТОМ
ДЕЛЕНИЯ
Изобретение относится к радиотехнике и может быть использовано в схемах фазовой автоподстройки систем стабилизации дискретных частот цифровых синтезаторов частоты.
Известный делитель с переменным коэффициентом деления, содержащий счетчик с постоянным коэффициентом пересчета и первый счетчик с переменным коэффициентом пересчета с первой схемой установки, входы которых через схемы совпадения связаны с источником входного сигнала и с выходами триггера коммутации, обладает низким быстродействием.
Цель изобретения — повышение быстродействия делителя.
Для этого в делитель введены триггер управления, инвертор, четыре логических схемы «И», схема «ИЛИ» и второй счетчик с переменным коэффициентом пересчета и со второй схемой установки, вход которого подключен к выходу счетчика с постоянным коэффициентом пересчета через первую схему «И», второй вход которой соединен с одним выходом триггера управления, один вход которого подключен к выходу второго счетчика, а второй выход связан со входами второй и третьей схем «И», вторые входы которых соединены с выходом счетчика с постоянным коэффициентом пересчета, и со входом четвертой схемы «И», другой вход которой через схему «ИЛИ» подключен к выходу первого счетчика с переменным коэффициентом пересчета и к выходу третьей схемы «И», третий вход которой соединен с одним из выходов первой схемы установки, который через инвертор связан с третьим входом второй схемы «И», выход которой подключен и одному входу триггера коммутации, причем вторые входы триггеров управления и коммутации
10 подключены к выходу четвертой схемы «И».
На чертеже представлена блок-схема предлагаемого делителя.
Делитель содержит счетчик 1 с постоянным коэффициентом пересчета, первый счетчик 2 с
15 переменным коэффициентом пересчета с первой схемой 3 установки, входы которых через схемы 4 и 5 совпадения связаны с источником входного сигнала (клемма 6) и с выходами триггера 7 коммутации. В схеме имеются так20 же триггер 8 управления, инвсртор 9, логические схемы «И» 10 — 13, схема «ИЛИ» 14, второй счетчик 15 с переменным коэффициентом пересчета и со второй схемой 16 установки.
Вход счетчика 15 соединен с выходом счет25 чика 1 через схему «И» 10, второй вход которой соединен с одним из выходов триггера 8 управления. Один вход последнего подсоединен .к выходу счетчика 15, а второй выход связан со входамп схем «И» 12 и 11. Вторые вхо30 ды схем «И» 12 и 11 соединены с выходом
421132
15
20 счетчика 1 с постоянным коэффициентом пересчета и со входом схемы «И» 13. Другой вход схемы «И» 13 через схему «ИЛИ» 14 подключен к выходу счетчика 2 и к выходу схемы «И» 12, третий вход. которой соединен с одним из выходов схемы 3 установки, который через инвсртор 9 связан с третьим входом схемы «И» l l, выход которой подключен к одному входу триггера 7 коммутации. Вторые входы триггеров 7 и 8 подсоединены к выходу схемы «И» 13.
Делитель ра ботает следующим образом.
Импульсы с частотой следования f„,- через схему 4 совпадения поступают на вход счетчика 1, имеющего коэффициент пересчета Уь
С выхода счетчика 1 импульсы уже с частотой следования f,,/N> через схему «И» 10 поступают на вход счетчика 15, у которого с помощью схемы 16 установки коэффициент пересчета Й устанавливается,на единицу .меньше, чем целая часть частного от деления требуемого коэффициента деления делителя (N„) на коэффициент пересчета счетчика 1:
N == — — 1.
2.После появления импульса на выходе счетчика 15 производится еще один цикл подсчета входных импульсов счетчиком 1. За это время импульс с выхода счетчика,15 переводит триггер 8 из состояния «О» в состояние «1»; при этом сигнал разрешения подается на один из входов схем .«И» 1113 и снимается с выхода схемы «И» 10, а также осуществляется установка. счетчика 15 в необходимое исходное состояние с .помощью схемы 16 установки.
В случае, когда У„не кратен N>, первый после появления выходного импульса счетчика
15 импульс на выходе счетчика 1 через схему
«И» 11 устанавливает триггер 7 в состояние
«1». Триггер 7 должен обладать максимальным быстродействием, чтобы до прихода очередного входного импульса перекоммутировать схемы 4 и 5 совпадения и переключить входные импульсы со входа счетчика 1 на вход счетчика 2.
Счетчик 2 производит только досчет количества импульсов, равных остатку от деления
N /Уь поэтому коэффициент пересчета счетчика 2 устанавливается схемой 3 установки в пределах от 1 до (N I). Импульсы с выхода счетчика 2 через схемы «И» 13 и «ИЛИ» 14 проходят на выход делителя (клемму 17) и одновременно переводят триггеры 7 и 8 в состояние «0»; при этом входные импульсы через схему 4 совпадения начнут поступать на вход счетчика 1, а его выход через схему «И»
10 подключается ко входу счетчика 15. Далее начинается новый цикл работы делителя, при30
55 чем установку необходимого коэффициента пересчета счетчика 2 можно производить за время заполнения счетчика 15. ,При,кратных коэффициентах N и N< остаток от их деления равен нулю, поэтому сигнал на выходе делителя должен быть сразу же после появления импульса на выходе счетчика 1 при наличии на выходе счетчика 15 сигнала разрешения. При этом не срабатывает триггер 7, поскольку с нулевого выхода схемы
3 установки чеерз инвертор 9 поступает сигнал запрета на схему «И» 10. Счетчик 2 также не работает. Одновременно с нулевого выхода схемы 3 установки сигнал поступает на один вход схемы «И» 12, на, другом входе которой уже имеется сигнал с единичного выхода триггера 8. Поэтому при появлении на выходе счетчика 1 импульса последний проходит через схему «И» 12, схему «ИЛИ» 14 и схему
«И» 13 на выход делителя (клемму 17) с задержкой, обусловленной только временем срабатывания этих элементов.
Предмет изобретения
Делитель с переменным,коэффициентом деления, содержащий счетчик с постоянным коэффициентом пересчета и первый счетчик с переменным коэффициентом пересчета с первой схемой установки, входы которых через схемы совпадения связаны с источником входного сигнала и с выходами триггера коммутации, отличающийся тем, что, с целью повышения быстродействия, в него введены триггер управления, ипвертор, четыре логических схемы «И», схема «ИЛИ» и второй счетчик с переменным коэффициентом пересчета и со второй схемой установки, вход которого подключен к выходу счетчика с постоянным коэффициентом пересчета через первую схему «И», второй вход которой соединен с одним выходом триггера управления, один вход которого подключен к выходу второго счетчика, а второй выход связан со входами второй и третьей схем «И», вторые входы которых соединены с выходом счетчика с постоянным коэффициентом пересчета, и со входом четвертой схемы «И», другой вход которой через схему «ИЛИ» подключен к выходу первого счетчика с переменным .коэффициентом пересчета. и к выходу третьей схемы «И», третий вход которой соединен с одним из выходов первой схемы установки, который через инвертор связан с третьим входом второй схемы «И», выход которой подключен к одному входу триггера коммутации, причем =вторые входы триггеров управления и коммутации подключены ко входу четвертой схемы «И».
42I132
1 „ ! ! ! !
Составитель Ю. Еркин
Текред Т. Курилко
Редактор А. Батыгии
Корректор Л. Чуркина
Типография, пр. Сапунова, 2
Заказ 1995/16 Изд. № 663 Тираж 811 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, )К-35, Раугнская наб., д. 4 5


