Патент ссср 418978
- .г Г
4I8cI 78
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
Соки Советских
Социалистична-.ских
Республик
К АВТОРСКОМУ СВИДЕТЕ.ПЬСТВУ
Зависимое от авт. свидетельства Уа—
Заявлено 02 11.1972 (№ 1747898/26-9) с присоединением заявки х —
Пг иорнтет
Опубликoгаи 65.111 1974. Бю;;летснь х, 9
Дата опубл;.копания описания 25Х11.1974
М. Кл. H 031< 17/80
Государстваииый комитат
Соввта Министров ССГр аа долам иаооратаиий
УДК 621.382(088.8) и открытий
Авторы изобретения В. М. Голованевский, С. A. Коган, К. Н. Новиков и Л. И. Тильман
Заявитель
Головное проектно-конструкторское бюро по конвейеростроению
ДИНАМИЧЕСКИЙ РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ
Устройство предназначается для телемехапического приема адресной информации па установках непрерывного транспорта, может быть использовано также в различных устройствах автоматики, телемеханики и вычисли".ельной техники.
Известны динамические распредели1ели импульсов, каждый разряд которых содержит схему динамической памяти на основном и дополнительном элементах и коммутирующих элементах с элементами задержки.
Цель изобретения — упрощение ус ройства.
Предлагаемый распределитель отличается тем, что в него введены два г;ереилючателя, например па феррит-тоанзисторных эле.,:еитах, причем выход дополнительного элемента предыдущего разряда соединен со входом подготовки основного элемента последу о:цего, эмиттерпые выходы основных элемен; ов че"ных разрядов подключены к выходу одного коммутирующего элемента, а нечетных -- к выходу другого коммутируюи его элемента, входы подготовки этих элементов соединены с выходами соответствующих элемеитсв задержки, подключенными также ко входам подготовки перекл,очателей, выход одного из которых соединен со входами гашения и подго1овки соответственно первого и второго коммутирующих элементов, а выход другого — со входами подготовки и гашения соответственно первого и второго коммутирующих элементов, причем входы считывания переключателей соединены с шиной сигналов переключения.
На чертеже приведена функциональная схема предлагаемого динамического распределителя импульсов на феррит-транзисторных элементах.
Буквами С, П, Г и 3 обозначены соответственно входы считывания, подготовки (записи), 1о гашения феррит-транзисторных элементов и эмиттеры их транзисторов. I — П вЂ” шины тактовых сигналов.
Распределитель имеет и разрядов, каждый из которых образован двумя (основным и дополнительным) феррит-транзисторными элементами: элементы 1 и 2 образуют первый разряд, 3 и 4 — второй разряд, 5 и 6 — третий разряд,......, (т — 1) и (m — n) -ный разряд (i!; 2..), Эмиттериые выходы транзисторов основных элементов всех нечетных разрядов распределителя (элементов 1, 5,...) объединены в liIHпу 7, которая соединена с выходом коммутирующего элемента 8. Эмиттерные выходы
25 транзисторов основных элементов всех четных разрядов (элементов 3,..., (т — 1)) объединены в шину 9, которая соединена с выходом коммутирующего элемента 10. Эмиттериый выход коммутирующего элемента 8 соединен
30 со входом подготовки элемента задержки 11, 418978
15 го г зо
4О
so
55 выход которого подключен ко входам подготовки коммутирующего элемента 8 и переключателя 12.
Эмиттерный выход коммутирующего элемента 10 соединен со входом подготовки элемента задержки 13, выход которого подключен ко входам подготовки коммутирующего элемента 10 и переключателя 14. Выход переключателя 12 соединен со входом гашения коммутирующего элемента 8 и входом подготовки коммутирующего элемента 10, а выход переключателя 14 — со входом гашения коммутирующего элемента 10 и входом подготовки коммутирующего элемента 8. Ко входам считывания переключателей 12 и 14 подключена шина переключающих сигналов. 15, 16— шина сигналов включения ", а пределите ië.
Шина тактовых сигналов 1 подключена ко входам считывания основных элементов разрядов распределителя (1, 3, 5,..., (т — 1) ) и коммутирующих элементов 8, 10. Шина тактовых сигналов !1 подключена ко входам считывания дополнительных элементов разрядов распределителя (2, 4, 6,..., m) и элементов задержки 11, 13.
В исходном состоянии все элементы схемы находятся в нуле.
Для включения распределителя по шине 16 подаются сигналы, подготавливающие элементы 1 и 8, которые срабатывают под воздействием сигнала I. При этом сигнал с выхода элемента 1 подготавливает элемент 2, а с выхода элемента 8 — элемент 11. Элементы 2 и 11, срабатывающие под воздействием сигнала П, подготавливают соответственно элементы 1 и
8; элемент 2, кроме того, подготавливает элемент 3, а элемент 11 — элемент 12. В такте 1 срабатывают элементы 1 и 8 и т. д. до прихода переключающего сигнала по шине 15.
Переключающие сигналы имеют произвольный период следования, но подаются после сигналов П и до сигналов 1, например, в такте lll. Переключающий сигнал по шине 15 считывает элемент 12, который гасит элемент
8 и подготавливает элемент 10. Теперь при приходе сигнала I элемент 8 не срабатывает, и транзистор элемента 1 оказывается без питания. Элемент 10, сработав, подает питание на элемент 3, сигнал с выхода которого подготавливает элемент 4. Одновременно с выхода элемента 10 подготавливается элемент 13.
В такте 11 элементы 4 и 13 срабатывают, элемент 4 подготавливает элементы 3 и 5, а элемент 13 — элементы 10 и 14. В такте 1 элементы 3 и 10 вновь подготавливают элементы
4 и 13 и т. д. до прихода переключающего сигнала по шине 15. При эчом элемент 14, сработав, подготавливает элемент 8 и гасит элемент 10. Теперь под воздействием тактового сигнала 1 элементь 5 и 8 подготавливают элементы 6 и 11. Начинается генерация элементов третьего разряда распределителя, а также одного из коммутирующих элементов и элемента задержки.
Далее устройство работает таким >ке образом, причем при генерации элементов нечетных разрядов распределителя работают также элементы 8 и 11, а при генерации элементов четных разрядов — элементы 10 и 13.
После генерации элементов т — 1-го и т — n-ного разрядов включаются элементы 1 и
2 первого разряда. Если отключить выход элемента т от входа подготовки элемента 1, после генерации элементов и-ного разряда распределитель оказывается в исходном состоя ии; в этом случае для его повторного включения необходимо подать сигнал по шине 16 на входы подготовки элементов 1 и 8.
Таким образом, предло>кенная схема допускает построение tz-разрядного динамического распределителя импульсов.
Предмет изобретения
Динамический распределитель импульсов, например на феррит-транзисторных элементах, каждый разряд которого содержит основной и дополнительный элементы, при этом выход каждого элемента соединен со входом подготовки другого, два коммутирующих элемента, эмиттерные выходы которых соединены со входами подготовки соответствующих элементов задержки, отличающийся тем, что, с целью упрощения схемы, в нее введены два переключателя, например на феррит-транзисторных элементах, при этом выход дополнительного элемента предыдущего разряда соединен со входом подготовки основного элемента последующего, эмиттерные выходы основных элементов нечетных разрядов подключены к выходу одного коммутирующего элемента, а четных — к выходу другого коммутирующего элемента, входы подготовки этих элементов соединены с выходами соответствующих элементов задержки, подключенными также ко входам подготовки переключателей, выход одного из которых соединен со входами гашения и подготовки соответственно первого и второго коммутирующих элементов, а выход другого— со входами подготовки и гашения соответственно первого и второго коммутирующих элементов, причем входы считывания переключателей соединены с шиной сигналов переключения.
418978
Составитель А. Дедюхин
Редактор Б. Федотов
Техред 3. Тараненко
Корректор О. Тюрина
Заказ 1766/15 Изд. № 599 Тираж 811 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, 5К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2


