Патент ссср 417748
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
<:оюз Советских
Социалистических
Республик
Зависимое от авт. свидетельства ¹
М. Кл, G 01г 31/26
Заявлено 06.1V.1972 (№ 1768834/26-25) с присоединением заявки №вЂ”
Приоритет
Опубл пкоиаио 28.11.1974. Бюллетень № 8
Дата опубликования описания 18Х11.1974
Государственный комитет
Совета Министров СССР оа делам изооретений и открытий
УДК 621.382.002 (088.8) Авто,ры изобретения
В. И. Кнышев, Ю. А. Сливицкий и А. H. Степанов
Заявитель
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПАРАМЕТРОВ
ИНТЕГРАЛЬНЫХ СХЕМ
Изобретение относится к электронной технике и может быть использовано для контроля параметров интегральных схем.
Известны устройства для контроля токовых параметров интегральных схем, содержащие схему управления и регистрации, програмное устройство, задатчик внутреннего состояния, источник эталонного напряжения, программируемый источник испытательного напряжения с повторителем в цепи обратной связи и программируемым сопротивлением в силовой цепи, коммутатор, промежуточные преобразователи, программируемый источник граничного напряжения и нуль-индикатор.
Известные устройства не исключают получения ложных результатов контроля за счет возможного перехода последовательных интегральных схем из одного заданного внутреннего состояния в другое — неопределенное, например, при контроле токов питания, вследствие изменения испытательного напряжения и выходного дифференциального сопротивления контрольно-испытательной цепи в результате коммутационных и переходных процессов, связанных с выбором диапазона контроля тока и компенсацией влияния токосъемных элементов в пределах диапазона.
Цель изобретения — повышение точности и эффективности контроля.
Цель достигается тем, что предлагаемое устройство содержит программируемый источник тока, первьш вход которого соединен со схемой управления, второй — с источником
S эталонного напряжения, а выход через нульиндикатор связан с источником напряжения, входом подключенным к схеме управления, второй вход которой соединен с нуль-индикатором.
10 На чертеже представлена блок-схема предлагаемого устройства.
Оно содержит программное устройство 1, соединенное через схему 2 управления с задатчиком 3 исходных режимов и программи15 руемым источником 4 испытательного напряжения, задающим испытательный режим на проверяемую последовательную интегральную схему 5.
Цепь обратной связи источника 4 подсосдп20 иена к провсряемой цепи схемы 5 через повгоритель С. К проверяемой цепи подключен программируемьш источник 7 тока, а между точкой этого подключения и выходом источника 4 включен нуль-индикатор 8 тока, выход
2р которого соединен со схемой 2. Аналоговые входы источников 4 и 7 подсоединены к выходу источника 9 эталонного напряжения. Управляющий вход источника 7 подсоединен к выходу схемы 2. К общей цепи схемы 5 подключена потенциальная цепь 10.
417748
Действует устройство следующим образом.
Программное устройство 1 с помощью схемы 2 управления и регистрации через задатчик 3 исходных режимов и программируемый источник 4 испытательного напряжения IIo контрольным тестам задает испытательный режим на проверяемую интегральную схему 5.
Источник 4, рсалпзоваппьш, например, на операционном усилителе в режиме маспггабного преобразования с программируемым коэффициентом передачи, имест в цепи обратной связи повторитель 6 с высоким выходным сопротивлением для уменьшения влияния тока обратной связи на резульчат измерения. Схема 2 управляет программируемым источником 7 тока, задающим уравновешивающий ток 1,, в силовую цепь источника 4, в которую включен нуль-индикатор 8. Аналоговые входы источников 7 и 8 питаются от исто шика 9 эталонного напряжения.
Входная цепь повторителя 6 подключена непосредственно к проверяемому выводу испытуемой схемы 5 с целью компенсации падения напряжения на сопротивлении силовой цепи источника 4. Это позволяет поддерживать испытательное напряжение на проверяемом выводе схемы 5 независимо от сопротивления нуль-индикатора тока и силовой цепи от выхода источника 4 до вывода схемы 5.
Аналогичной цели служит и цепь 10 обратной связи по общей цепи испытуемой схемы 5.
Направление тока I,- выбирают таким, чтобы от источника 4 потреблялся ток 1, равный разности контролируемого тока I„и тока 1,-. При этом, если в процессе уравновсшивания токовый параметр 1„больше тока I„то от источника 4 отдается ток 1 в схему 5, а если I„-<1, то избыточный ток I =II< — I потребляется источником 4. В момент равенства 1„=1,, ток
I 0.
Если источник 4 является потребителем тока от схемы 5, например, при контроле входHbIx токов схем типа ТТЛ и напряжении логического нуля на входе, то распределение то5 ков будет обратно вышеописанному. Нуль-индикатор 8 фиксирует момент равенства 1„= — 1,-, по которому и производится отсчет контролируемого тока 1„схемой управления и регистрации.
10 В процессе уравновешивания тока I, Hëè в процессе контроля схемы по принципу «годен — не годен» при заданном граничном значении 1, происходит перераспределение тока
I„. между источниками 4 и 7, при этом испыта15 тельный режим IIo напряжению на проверяемой цепи схемы 5 пе нарушается.
Таким образом, коммутационные и переходные процессы уравновешивания тока I„исключаются из проверяемой цепи, а также осущс20 ствлястся прямая оценка разности I, I,- в цепи исто. пика 4 без преобразований токовых параметров в промежуточные, благодаря чему увеличивается эффективность контроля.
Предмст изобретения
Устройство для контроля параметров интегральных схем, например токовых, содержащее программное устройство, схему управления, задатчик исходных режимов, источник
30 напряжения с повторителем в цепи обратной связи и источник эталонного напряжения, отл и ч а ю щ ее с я тем, что, с целью повышения точности, устройство содержит программируемый источник тока, первый вход которого
35 соединен со схемой управления, второй — с источником эталонного напряжения, а выход черсз нуль-индикатор связан с источником напряжения, входом подключенным к схеме управления, другой вход которой соединен с
40 нуль-индикатором.

