Патент ссср 414822
И! С А Н И Е! 4I482
О П
ИЗОБРЕТЕНИЯ
ЬМоз Советскин
Социалистическим
Республик
К ПАТЕНТУ
Зависимый от патента №
Заявлено 26.Х.1970 (№ 1609239/18-24)
Приоритет ЗО.Х.1969 № WP 21а /143407, ГДР
М, Ь,л. б 06g 7/26
Государотвенный комитет
Совета Министров СГСР
00 делам изобретений
if 0TKPbITHH
УД К 681.325.6 (088.8 ) Опубликовано 05.11.1974. Бюллетень № 5
Дата опубликования описания 20Л 1.1974
Автор изобретения
Иностранец
Бернард Нойбауер (ГДР) Иностранное предприятие
«ФЕБ Комбинат Роботронъ (ГДР) Заявитель
УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ ПЕРИОДИЧЕСКИХ
ФУНКЦИЙ
Изобретение относится к области автоматики и вычислительной техники и может быть использовано при реализации технических средств автоматики и аналоговых вычислительных машин.
Известно устройство для формирования периодических функций, содержащее многоканальный аналого-цифровой преобразователь, состоящий из усилителя, выход которого подключен ко входам пороговых схем, прямые выходы которых через соответствующие схемы «И» связаны со входами схем «ИЛИ», выходы которых подключены ко входам запоминающих схем, резистивный сумматор, схему управления, генератор и логические схемы, Однако известные устройства имеют малое быстродействие и не позволяют формировать сигналы нужной формы с регулируемым периодом повторения.
Предложенное устройство отличается тем, что в нем выходы схем «И» связаны с соответствующими входами схем «ИЛИ» по бинарно-тетрадному закону. Инверсные выходы всех пороговых схем, кроме первой, связаны со входами схем «И» соседних каналов, входы схем «И» и управляющие входы запоми;Iающих схем соединены с соответствующими выходами схемы управления. Выходы запоминающих схем связаны со входами схем
«ИЛИ», другие входы которых связаны с дополнительными управляющими шинами, и через схемы «НЕТ», другими входамн связан5 ные с шиной тактовых импульсов, со входами сумматора.
Блок-схема предложешfîãо устройства представлена на чертеже.
Устройство содержит усилитель 1, порого10 вые схемы 2 — 16, схему «ИЛИ» 17, бистабильные схемы 18, 19, схемы «И» 20 — 37, схемы «ИЛИ» 38 — 42, генератор 43, запоминающие схемы 44 47, резистивный сумматор
48 — 52.
15 Схемы «И» 20, 36, 37, схема «ИЛИ» 38 и бистабильные схемы 18 и 19 составляют схему управления.
Предложенное устройство работает следующим образом.
20 Входная информация в аналоговой форме через усилитель 1 поступает на входы расположенных в определенной последовательности пороговых схем 2 — 16 на пороговых схемах
3 — 11 определяется величина амплитуды прн25 ложенного аналогового сигнала. Тактовый сигнал проходит от линии тактовых импульсов через логическую схему «II» 20, так что передача информации происходит через сту 1 14 822 пен схем «И» 21 — 35 в точно определенные моменты времени. Выходы ступеней схем «И»
21 — 35 связаны со входами схем «ИЛИ» 39-42 таким образом, что возмогкные пятнадцать значений амплитуд кодируются в па1аллельном бинарно-тетрадном коде. Запись информации осуществляется управляющими сигналамн сTаpTовы (н Tактовhlх нмпулbсов. .При этом сигнал тактовых импульсов поступает на схему «И» 20, а сигнал стартовых импульсов подводится к схеме «И» 20 через бистабильную схему 19. Когда одновременно с этим на сх му «И» 20 подается сигнал через схему «ИЛИ» 17, которая связана со всеми схемами 2 — 16, с выхода с eu»r «И» 20 сигнал поступает на схемы «И» 21 — 35. Прн завершении процесса записи канал блокируется внешним стоп-сигналом.
Устройство выполнено так, что в нем может быть осуществлено как внутреннее, так и внешнее управление ЗУ. При внутреннем управлении по стартовому сигналу на схему
«И» 37 через схему 18 поступаег сигнал. Одновременно с этим Аачннает работать генератор тактовых импульсов 43. Если же на входы схемы «И» 37 одновременно подаются разрешающие сигналы, то в действие приводятся цепи сдвига запоминающих схем 44 — 47 через схему «ИЛИ»38. Вы оды запоминающих схем
44 — 47 подключены ко входам схем «ИЛИ»
39 — 42 так, что информация циркулирует в
ЗУ. При этом в процессе циркуляции информации можно изменять частоту гактовых импульсов. Бинарно-тетрадный код может быть подан через специальные входы схем «ИЛ1Л»
39 — 42. Периодическая информация, поступающая в цифровой форме в последние или любые другие разряды запоминающих схем
44 — 47 неодновременно, вызывает необходимость ее тактирования через схемы «НЕТ»
53 — 56. Накопленная информация, если она больше не требуется, сбрасывается сигналом по шине «сброс».
Устройство может работать при цифровом, аналоговом или гибридном управлении.
10 Предмет изобретения
Усгройство для формирования периодических функций, содержащее многоканальный аналого-ннфровой преобразователь, состоя15 щнй из усилителя, выход которого подключен ко входам пороговых элементов, прямые выходы которых черсз соответствующие схемы
«11» связаны со входами схем «ИЛИ», выходы ко.горых подключены ко входам запомина20 ющнх схем, сумматор, схему управления, генератор и логические и пороговые схемы, отл ич а ющееся тем, что, с целью увеличения быстродействия и расширения области применения устройства, выходы схем «И»
25 связаны с соответствующими входами схем
«ИЛИ» по бинарно-тетрадному закону; инверсные выходы всех пороговых схем, кроме первой, связаны со входами схем «И» соседних каналов; входы схем «И» и управляющие
3р входы запоминающих схем связаны с соответствующими выходами схемы управления; выходы запоминающих схем связаны со входами схем «11ЛИ», другие входы которых связаны с дополнительными управляюшими ши3s нами, и через схемы «НЕТ», другими входами связанные с шиной тактовых импульсов, со входами сумматора.
Редактор Л. Утехина
Корректор Г. Филатова
Заказ 1368 13 Изд. № 485 Тираж 624 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Ж-35, Раушская наб., д. 4, 5
Типография, пр. Сапунова, 2
3неше( дьюла
Составитель В, Белкин
Техред Т. Курилко


