Патент ссср 409385
ОЛ ИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советакии
Социаотистическиа
Респтублик
Зависимое от авт. свидетельства ¹"—
М.Кл. H 03k 21/00
Заявлено 23.!!!.1972 (№ 1762291/26-9) с присоединением заявки №вЂ”
Государственный комитет
Совета Министров СССР во делам изобретений и открытии
Приоритет—
Опубликовано 30.Х!.1973. Бюллетень N 48
Дата опубликования описания 26.IХ.74
УДI(681.374 3 (088.8) Авторы изобретения
В. В. Фисичев и С, А. Кудрявцев
3 а я воитель
МНОГОДЕКАДНОЕ ПЕРЕСЧЕТНОЕ УСТРОЙСТВО
Изобретение относится к области автоматики, телемеханики и предназначено для импульсных пересчетных устройств.
Известны пересчетные устрой ства, в которых выходы старшего и младшего разрядов всех декад связаны с дешифратором, выход которого соединен со схемой записи кода в декады. Однако в тяжких схемах при суммарной задержке сигнала больше, чем на период входHt Ix импульсов, многодекадное пересчетное устройство работает неверно. В связи с этим рабочая частота пересчетного устройства понижается. 1(роме того, такое пересчетное устp0IlcTB0 требует применения декад одинакового быстродейстз|я, так кяк в противном случае необходимо расширение сигнала перезаписи кода для второй и последующих декад.
Цель изобретения — исключение ошибок прн перезаписи кода ня граничных частотах и повышение наде?KHocTil псресчстного устройства. (;ущность изобретения заключается в создяии и устройства„в котором интервал времени для записи и длительность импульсов записи кода расширяются за счет пропуска Л счетных импульсов (N=-2, 3...), что обеспечивает надежную работу устройства на граничных частотах. Для осуществления этого в многодекадное пересчетное устройство введен вспомогательный счетчик, подсчитывающий число пропущен импульсов, я также дополнительный триггер п схемы совпадения, управляющие работой многодекадного пересчетного устройства. Число пропущенных счетных импульсов !V, у.ьитываемое при выборе игла дешифpBIIIHIH многодекадного пересчетного устройства, должно обеспечить интервал времени Л . T ° (где Т.» .— минимальный период счетных импульсов), превышающий задер>кку по цепям записи кода l . па время, необходимое для оосспечсния надежной записи кода 1 т. е.
Л . Т.» ) L ° Ill....
Дальнейшее угслпчепие Л нецелесообразно.
IIa фиг. 1 изображена функциональная схема предлагаемого устройства; ня фиг. 2 -временныс диаграммы, поясняющие работу
1 стройствя.
Мпогодекадное пересчетнос устройство содержит схемы 1 и 2 совпадения, дополнительный триггер >, декадные делители 4, дешифратор 5, вспомогательный счетчик б, схему 7 дешифрации импульсов обнуления, схему 8 дешифрации импульсов записи, схему 9 запи25 с » одя
Устройство работает следующим образом.
Входиой опгнал (фиг. 2, а) поступает на схему 1 (2) совпадения. Предположим, что ня второй вход схемы 1 подается логическая едино ница с выхода дополнительного триггера
409385 (фут. 2,е), а на второй входсхемы2подается логический нуль с выхода дополнительного триггера 8. В этом случае входные импульсы через схему 1 проходят (фиг. 2, б), на декадные делители 4, В момент заполнения декадных делителей на выходе дешифратора 5 возникает импульс (фиг. 2, г), который перебрасывает дополнительный триггер 3 в другое устойчивое состояние (фиг. 2, е) . Следовательно, логическая единица появляется на втором входе схемы 2, и входные импульсы проходят на вспомогательный счетчик б (фиг. 2, в).
Импульс на выходе схемы 7 дешифрации импульсов обнуления возникает при поступлении на вспомогательный счетчик б первого входного импульса (фиг. 2, ж). Этот импульс сбрасывает декадные делители 4 на нуль. Импульс на выходе схемы 8 дешифрации импульсов записи возникает при поступлении на вспомогательный счетчик б третьего входного импульса (фиг. 2, з). Этот импульс поступает на схему 9 записи кода.
Предмет изобретения
Многодекадное перасчетное устройство, содержащее схему записи кода, декадные дели5 тели, выходы старшей и младшей ячеек разрядов которых связаны с входами дешифратора, и триггер, отличающееся тем, что, с целью повышения надежности, в него введены две двухвходовые схемы совпадения, nepi0 вые входы которых связаны с шиной входного сигнала, а вторые входы подключены к выходам триггера, выход одной схемы совпадения соединен с входом декадных делителей, а выход другой схемы совпадения соединен с
15 входом дополнительно введенного счетчика, выходы ячеек разрядов которого соединены с входами схемы дешифрации импульсов сброса, выход которой соединен с входом установки нуля декадных делителей, и с входами о схемы дешифрации импульсов записи, выход которой соединен с входом схемы записи кода, а выход ячейки старшего разряда счетчика соединен с одним из входов триггера, другой вход которого соединен с выходом де 5 шифратора.
409385 Риг 2
Составители А Дед охиil
Техред 3. Таранснко Редактор Е. Караулова
Корректор В. Жолудева
Обл. тнп. Костромского управления издатсльс гв, полиграфии и книжной торговли
Заказ !806 Изд. № 1И1
1.1НИИПИ Государственного комитета по делам изобретений
Москва, Ж-35, Раушская
Тлрагк 768 Подп,ясное
Сонета Министров СССР и OTKj3lJTHII иаб., л. 4,/5


