Фазочувствительный выпрямитель
Сава Соввтских
Социалистииеских
Рестгубпих
О П И С А Н И E 40629!
ИЗОБРЕТЕН И Я
К АВТОРСКОМУ СВИДЕТ ЕЛЬ СТ8У
Зависимое от авт. свидетельства №вЂ”
Заявлено 02 !!!.1971 (№ 1629843/26-9) с присоединением заявки №вЂ”
Приоритет—
Опубликовано 05.Х!.1973. Бюллетень № 45
М.Кл. Н 03d !3/00
Государственный комитет
Совета Министров СССР по делаы изобретений и открытий
УДК 621.376.4. (088.8) Дата опубликования описания
Автор изобретения
И. М. Федоров
Заявитель
Ордена Трудового Красного Знамени Институт геофизики
Уральского филиала АН СССР
ФАЗОЧУВСТВИТЕЛЬНЫЙ ВЫПРЯМИТЕЛЬ
Устройство может быть использовано для фазочувствнтельного выпрямления в диапазоне инфразвуковых частот.
Известен фазочувствительный выпрямитель, предназначенный для работы в чиапазопе инфразвуковых частот, содержащий последовательно соединенные с источником измеряемого сигнала схему совпадения, сглаживающий фильтр и отсчетную схему, а также генератор опорного напряжения и несколько управляемых раздельно электромеханпческих ключей.
Известному устройству присущи значительная погрешность измерений, так как фазочувствительный выпрямитель нечувствителен только к одной заранее выбранной гармонике частоты входного сигнала, и низкая надежность схемы из-за наличия нескольких электромеханических ключей, требующих периодической регулировки.
Цель изобретения — повышение точности и надежности устройства.
Предлагаемый выпрямитель отличается тем, что в нем использован один электромеханический ключ — схема совпадения, к выходу генератора опорного напряжения подключены параллельно два делителя частоты, выходы которых соединены со входами логической схемы умножения; выходы логической схемы умножения подключены ко входам управления схемы совпадений, выход одного из делителей частоты соединен со входом управления второго делителя частоты, а перед сигнальным входом схемы совпадений включен фильтр нижHI I Y ЧаетОт.
На чертеже приведена блок-схема устройства.
Фазочувствительный выпрямитель состоит из фильтра нижних частот 1, подключенного к источнику измеряемого сигнала 2, схемы совпа10 денпя 8, сглаживающего фильтра 4, отсчетного устройства 5, генератора опорного напряжения 6, делителей частоты 7 и 8, логической схемы умножения 9 и схемы фазирования И.
Логическая схема умножения 9 состоит нз
15 двух схем «И» 11 ц 12, схемы «ИЛИ» 18 и инвертора 14.
Схема фазирования 10 содержит делитель частоты 15 и формирователь фазирующпх им20 пульсов 16.
Измеряемый сигнал частотой "от источника 2 поступает на фильтр нижних частот 1, который подавляет частоту зеркального канала
2в+ ), I.pe«i — частота генератора опорного
2i напряжения, и комбинационной частоты, и затем поступает на вход схемы совпадения 8.
Сигнал с выхода генератора опорного напряжения 6 поступает на входы делителей частоты 7 и 8, выполненных на триггерных ячейках.
30 Выходные напряжения делителей, имеющие
406291
Предмет изобретения
СоставителъО. Гаврилина
Техред Т, Ускова Корректор H. Торкмиа
РедакторБ, федотов
Заказ 310 Изд. Ко 247 Тираж 768 Подписное.ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, 7К-35, Раушская наб; д. 4/5
Мытищинская типография фазы О н —.. попадают на входы схем «И» 11 и 12, выходы которых соединены со входами схемы «ИЛИ» 13.
Выходное напряжение логической схемы умножения 9, содержащее билопярные импульсы напряжения частоты 2 в виде равностороннего треугольника, возбуждает схему совпадения 8, проводимость которой также пропорциональна выходному напряжению логической схемы умножения. Это позволяет ослабить гармоники выходного напряжения выпрямителя пропорционально квадрату их номера и, следовательно, повысить точность измерений, Схема фазирования предназначена для стабилизации спектра выходного сигнала логической схемы умножения. Коэффициент деления делителя частоты 15 должен быть равен коэффициенту деления делителя 7.
Фазочувствительный выпрямитель, содержащий генератор опорного напряжения и вклюЗ ченные последовательно с источником измеряемого сигнала схему совпадения, сглаживающий фильтр и отсчетное устройство, отличаюгцийся тем, что, с целью повышения его точности и надежности, к выходу генератора опор10 ного напряжения подключены параллельно два делителя частоты, выходы которых соединены со входами логической схемы умножения, при этом выходы логической схемы умножения подключены ко входам управления схемы сов15 падения, выход одного из делителей частоты через схему фазирования соединен со входом управления второго делителя частоты, а перед сигнальным входом схемы совпадения включен фильтр нижних частот.

