Устройство для деления чисел без восстановления остатка

 

СПИСАНИЕ

ИЗОБРЕТЕН ИЯ

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

За1ви1оимое от а1вт. с видетельст1ва ¹â€”

М. 1 л. G 06f 7/39

Заявлено 31.V.1971 (№ 1662725/18-24) с присоеди1не1нием заявками №вЂ”

Приоритет—

Оп бликовано 27.1Х,1973. Вюллетc!ii, ¹ 38

Гвоударственный комитет

Совета Министров С".Р по делам изобретений

УДК 681.325.5 (088.8) и Откры7ии

Дата опубликогнанпя описания 27.111.197-1

Авторы изобретения

Ф. Ф. Мингалеев и В. К. Мухамедсева

3 аявитель

УСТРОЙСТВО ДЛЯ ДЕЛЕНИЯ ЧИСЕЛ БЕЗ

ВОССТАНОВЛЕНИЯ ОСТАТКА

Предложенное устройство отно иT я к области вычислительной техники и может быть использоBBно в арифметических устройствах.

Известно устройство для деления чисел без восстановления остатка со сдвигом остатка н част ного влево, содерхкащее регистры делителя, делимого, остатка, два регистра частного, схему суммирования, схему а нализа знаков и преобразователь кода.

Недостатком известного устройства является,сравнительно большое время делен ия.

Предложенное устройство отличается тем ITo выход схемы суммироваHHH соединен со входом регистра делимого (остатка) цепями сдвига на один, разряд влево, а выходы знаковых разрядов регистра делителя н схемы суммирования соединены через две схемы «И», обьеди, енпыс схемой «ИЛИ», со входом младшего разряда основного регистра 1астного.

Это позволяет ускорить операцию делен1и.

Схема предложенного устройства изображена .на чертеже.

Она состоит из четырех регистров 1, 2, 8 и

4, схемы сумми рования 5, схемы 6 анализа знаков и преобразователя кода 7. На схему суммирования заведены выход регистра 1 через преобразователь кода 7 и выход регистра 2. Устройство включает две схемы «И» 8 и

9 п схему «ИЛИ» 10.

Выход ре1" 1стра 3 оедннен со входом регистра 4, а регистр 4 — цепью сдвига на один разряд влево с регистром 8.

При делении двух чисел, заданных дополни5 тельным кодом, код делимого направляется на регистр 2, а код делителя — на регистр 1.

В начале текущего такта анализируются знаки кодов делимого (остатка) и делителя.

Прн совпадении знаков (00 илп 11) на схему

10 суммирования подается обрач ный код, при несовпадении знаков (01 или IO) — прямой код.

Частное передается с регистра 8 на регистр 4.

В конце текущего такта код остатка со схемы сумм:1рования llO целям сдвига на од ни

15 разряд влево записывается на регистр 2, прн совпаден:Iп зла!.Ов кода дел ител11 !I ос Гатка в младший разряд регистра 3 через схемы 8, 9 и 10 записывается «1», а частное передается с регистра 8 на регистр 4 со сдвигом на один

20 разряд влево.

В начале следующего такта на регистре 2 находится код остатка. сдвинутый на один разряд влево; работа устройства для деления 110025 исходит BII3чоги ьно предыдущему такту.

Сдвиг -120 TH01 производится двумя тактирующими импульсами внутри такта.

Прямое и обратное значение знакового разряда схемы суммирования формируются одно временно.

398948

Предмет изобретения

Со"танитель P. Акчурин

Т=xpc;! 3. Тараненко! ода;тор Б. Нанкина корректор А. Степанова эаказ 7072 !13Д,,, 0 !0.10 1!!!)аж 6- !7 Г1одоисное

Ц111!11111! 1 ос2дарсп «нного ко .итс! i 1: it i . Мо1гос оо ОХ:Р

I l 0 дс л а м и лоб 0 гcll I I 0 i I ) г к !1ы1 и й

Москва, Ж-зз, Раушсхов:.:.аб., т. 4/5 2бл. T!III. Кос!. !. неко: о у.!!:l .! н ll, .ÿ но I;! IL .Ib 4. оо.!!!!;:,ô!!:: II к:,!x !!îé то,;говли

Устройство для деления чисел без воссгановления остатка, содержащее регистр делителя, связанный с преобразователем кода и со схемой анализа знаков, подключенной к регистру делимого (остатка), схему суммирования, регистр часпного и логические схемы, отличающееся тем, что, с целью повышен!и быст родействия, оно содержит дополиителыный регистр, подключенный к регистру частного цепью сдвига на один разряд влево, выходы знаковых .разрядов схемы суммирования подключе!ны к первым входам двух схем «И», вторые входы которых,соеди!не вы соответственно с выходами знаковых, разрядов регистра делигеля, а выходы через схему «ИЛИ» связаны со входом младшего разряда регистра частного, выход схемы суммирования соединен со входом регистра делимого (остатка) цепями !

0 сдвита на один разряд влево.

Устройство для деления чисел без восстановления остатка Устройство для деления чисел без восстановления остатка 

 

Похожие патенты:

Изобретение относится к радиоэлектронике и может быть использовано в вычислительных устройствах для реализации перемножения страниц операндов с любым сочетанием знаков

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда

Изобретение относится к цифровым умножителям и предназначено для умножения цифрового сигнала (ЦС) на сигнал в форме периодической волны, преимущественно синусоидальной

Изобретение относится к области вычислительной техники и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых устройств умножения в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых систем, выполняющих операцию деления чисел в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для построения вычислительных систем с повышенной достоверностью выдаваемых данных

Изобретение относится к области устройств обработки, соответствующего программного обеспечения и программных последовательностей, которые выполняют математические операции
Наверх