Устройство для ввода информации
Оп И1«АН И Е
ИЗОБРЕТЕН ИЯ
Со1оз Советскитт
Социалистимеских
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства №
Заявлено 18.Ч1.1971 (№ 1669545/18-24) с присоединением заявки №
Приоритет
Опубликовано 22Х!11.1973. Бюллетень ¹ 31
Дата опубликования oIIIIcaн:1я 28.X.I I.1973
М. Кл. G 06f 3/02
Гасударственный комитет
Совета Министров СССР па делам изобретений и открытий
УДК 681.327.22(088.8) Авторы изобретения О. Б. Макаревич, Л. М. Блинова, В. П. Гондарев и Е. И. Духнич
Заявитель
Таганрогский радиотехнический институт
УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ
Изобретение относится к вычислительной техн ике.
Известно устройство для ввода исходной информации в цифровые интегрирующие машины. Однако его использование ограничено в случае, когда масштаб подинтегральной функции задается, так называемым, начальным импульсом.
Целью изобретения является организация предварительного масштабирования значений подннтегральных функций перед записью IIx в память интеграторов. Достигается это введением в известное устройство блока формирования масштабов, блока памяти, схем сборок и совпадения, которые позволяют производить округление масштабируемого числа, формировать и записывать в соответствующий разряд подинтегральной функции начальный импульс.
На чертеже представлена блок-схема описываемого устройства.
Клавиатура 1, имеющая символы «+», « — », «О, 1, 2, 3, 4, 5, 6, 7, 8, 9», «Ввод поправки», «Масштаб» предназначена для формирования чисел и масштабов вводимой информации. Преобразование чисел пз десятичной системы счисления в машинную осуществляет блок матриц 2. Блок > предназначен для преобразования параллельного кода вводимых чисел в последовательный. Блок 4 формирования масштабов производит округление вводимого в цифровые интеграторы числа до нужного разряда, вырабатывает начальный импульс и необходимый потенциал стирания.
Для управления упомянутыми блоками имеется блок б местного управления. В устройстве предусмотрены схемы сборок б, 7 и схема совпадения 8, а также блок 9 памяти, состоящий пз комбинационного сумматора 11 динамического регистра.
10 Устройство работает следую1цпм образом.
Перед вводом очередного десятичного числа в решающий блок, в зависимости от его знака, нажимается к.1ав11ша знакa «+» II. III << — >>.
Нажатием знаковой клавиши осу1цествляется
15 подготовка всех блоков к работе и фиксация знака вводимого числа. Ввод чисел производится поразрядно, начиная со старших разрядов. Дл>1 каждого разряда !Iмеется своя матрица преобразования кода в двоп шый.
20 С выхода блока матриц число поступает на блок преобразования параллельного кода в последовательньш, а затем через схему сборки б в блок памяти. Процесс повтор>1ется ирп вводе каждой цифры десятичного числа. Все
25 промежуточные результаты и само вводимое число рециркулпруют по цепи блока памяти, схеме совпадения, схеме сборки 7. Затем путем нажатия соответствующей числовой клавиши фиксируется необходимый масштаб вво30 димого числа, а при нажатии клавиши «Мас39477() Составllòåëü Э. Горбачева
Техре(Л. Ьогда)!ова
1;(:рректор T. Гревцова
Редан (ор Л. Струве
Заказ 3458 !5 !!ад. ¹ 1877 Тирдкк 647 Поди(!снос
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 штаб» происходит самомасштабирование, заключающееся в следующем. Во-первых, в блоке формирования масштабов определяется квант AI7=-2- " 1)води) 10! о II!ñ(13, фора!ирх cTOH единица с весом 2 — ("+ ), которая суммируется с числом, хранящимся 13 блоке памяти, т. е. происходит округление числа. Во-вторых, в этом жс блокс формируется масштабный IDI пульс, который через схему сборки 7 записывается в разряд числа с весом 2 — ("+ !.
Разряды числа меньше, чем 2 ("+ ), стираются потенциалом, !Гоступающим на схему совпадения. После этого в блоке памяти хранится замасштабнрованное число, которос можно вводить непосредственно в память для хранения под интегральной функции каждого интегратора.
Предмет изобретения
Устройство для ввода информации, содсрж(1 и1сс кл и виату ру, нодк, 110 !сину!О к О 10ку матриц и блоку мсстного управления, выходы которых подключены к блоку преобразования параллельного кода в последовательный, от.гичагои(сесл тем, что, с целью повышения точности и у»()o»
15 которого подключен к выходу второй схемы сборки, один из входов которой соединен с блоков! преобразования параллельного кода 13 последовательный, а другой — к одному из
I3 l>I X 0;l 0 I3 б л О к с) (() О р м и р О 13 а и и я 31 B C I I I T II (10 I3, 20 Oдин из входов которого иодклк)чен к блоку местного 3 пра)влсиия, с) 71р I ой — 1" клавиа туре.

