Р-у6.-к изобретения
О ri И С А Н И Е ЗИИЕ
Союз Советских
Социалистических
Республик
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства ¹
Заявлено 28.XI I.1970 (№ 1612339/26-9) с присоеди нением заявки ¹
Приоритет
Опубликовано 25.VII,1973. Бюллетень ¹ 31
Дата опубликования описания 6.XI1.1973
М. 1 л. Н 04/ 7/02
Государственный комитет
Совета Мнннстрав СССР по делам нзооретений и отнрытнй
;, ДК, 621.374.326, (038 6) Авторы изобретения
М. Я. Вертлиб и Ф. Г. Гордон
3 ая витель
СПОСОБ ФАЗИРОВАНИЯ ПСЕВДОСЛУЧАЙНЫХ
ПОСЛЕДОВАТЕЛЬНОСТЕЙ
Изобретение относится к области фазиравания приемных ) стройств аппаратуры lIcpc" дачи данных и контроля и может оыть использовано, например, для достижения когерентной работы датчиков, образованных путем сложения по ма дулю два ряда рекуррентных последовательностей, Известны способы фазирования псевдослучайных последовательностей по комбинациям фазового пуска.
Целью изобретения является сохранение правильной фазы при наличии сшибок. Для этого при фазировании проверяют каждый символ принимаемой последовательности на соответствие закону формирован|ия, получают сигналы ошибки, определяют знак ошибки и инвертируют каждый ошибочный символ на входе регистров устройства фаз ирования.
Предлагаемып способ состоит в проверке принимаемой последовательности .на соответствие закону формирования передаваемой последовательности, обнаружении, определении знака ош ибки и последующем исправлении ошибочной информации во всех регистрах декодируюшего устройства и обнаружении знака ош ибки и исправлении ошибок во всех регистрах декодирующего устройства схемы фазирования.
На чертеже изображена блок-схема, работающая по предложенному способу, где
Ii — 1 — регистры с логическими обратными связями, 2i — 2„— схемы сложения по модулю два, 3 — схема коррекции ошибок и 4 — схема включения.
Регистры I 1 —./„с логическимя обратнь1ми связями и схемы 2> — 2„сложения по модулю функционально объединяются в декодирующее устройство. Схема включения 4
10 выполняет функции обнаружения неискаженного отрезка импульсной последовательности, схема коррекции ошибок 8 — функции исправления ошибок.
Пусть на прием поступает импульсная последовательность, образованная на передаче путем последовательного сложения по модулю два и псевдослучайных последовательностей, сформированных в и регистрах с логическими обратными связями. На приеме производится последовательное вычитание по модулю два принимаемой импульсной последовательности, получаемой на выходе соответствующего регистра с логическими обрат2S ными .связями, проверяется соответствие принимаемой информации закону формирования кода на передаче и прп соответствии, т. е. отсутствии сиг1нала ошибок, через схему включения 4 включается схема коррекции ошпзо бок 3.
391740
Составитель Ю. Хмелюк
Техред Л. Куклина
Редактор Т. Фадеева
Корректоры: М. Лейзерман и Е. Михеева
Заказ 3120/12 Изд. № 833 Т ир,аж 678 Подписное
ЦНИИПИ Государственного ком итета Совета Министров СССР по делам изобретений и открытий
Москва, 7К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
js
При возникновении ошибки на выходе последней схемы (2„) сложения по модулю два в результате анализа характера информации на входе этой схемы (Х„) с учетом того, что в регнстре запоминается предшествующая ошибкам правильная информация Y„производится коррекция записанной в ri-ый регистр двоичной информацин путем записи или запрета единицы — в зависимости от характера ошибки (перехода «0» в «1» или «1» g «О»).
Операции распознавания характера необходимой корре1кции (добавление либо вычитание единицы) осуществляется схемой коррекции ошибок.
Анализ сигналов с выхода схемы 2 и с входа схемы 2 1 сложения по модулю два позволяет осуществить коррекцию в 2 (и — 1) " регистре и т. д.
Таким образом каждая ошибка, появляющаяся в канале, будет регистр ироваться на входе схемы коррекции ошибок, но правильная фаза принимаемого сигнала поддерживается за счет исправления ошибок в приемных регистрах, т. е. за счет инвертирования ошибочной информации на входах регистров
5 Предмет изобретения
Способ фазирования псевдослучайных последовательностей, образованных путем сложения по модулю д ва ряда рекуррентных
10 последовательностей,,сформированных в и регистрах с логическими обрат|tûìè связями, заключающийся в том, что на приемной стороне .производится вычитание по модулю два псевдослучайных последовательностей, отли15 чающийся тем, что, с целью удержания правильной фазы при наличии ошибок, при фазировании проверяют .каждый символ принимаемой последовательности па соответствие закону формирования, получают сигналы
20 ошибки, определяют знак ошибки и ин вертируют каждый ошнбочный символ на входе регистров устройства фазирования.

