Устройство для возведения в квадрат

 

Все =о:".-. -.;-1 и ° 1;" биб., ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства ¹â€”

Заявлено 01 VI.1971 (№ 1663528 18-24) с присоединением заявки №вЂ”

Приоритет—

Оп бликовано 25Х11.1973. Бюллетень № 31

М.Кл. G 06f 7/38

Государственный комитет

Совета Министров СССР по делам изобретений и открытий

УДК, 681.325.59 (088.8) Дата опубликования описания 14.Х11.1973

Авторы изобретения

А. А. Кравченко, С. Г. Таранов, Ю. М. Панчишин, Ю. T Чигирин, О. T. Чигирин

Заявитель

УСТРОЙСТВО ДЛЯ ВОЗВЕДЕНИЯ В КВАДРАТ

Изобретение относится к автоматике и вычислительной технике и может быть использовано при реализации технических средств цифровой автоматики и ЭЦВМ.

Известны устройства для возведения в 5 квадрат, содержащие схему управления, связанную первым выходом с управляющими входами регистра основания и счетчика-накопителя, буферный счетчик и счетчик результата. Выходы регистра основания и буферного регистра через схему сравнения связаны с входом счетчика результатов, выходы которого через другую схему сравнения, к другим входам которой подключены выходы регистра основания, связаны с входом счетчика-накопителя.

Эти устройства характеризуются малым быстродействием и сложностью схемы сравнения.

Схема сравнения должна различать все возможные комбинации цифр, которые могут быть в регистре основания, в буферном счетчике и счетчике результата.

Предлагаемое устройство отличается от известных тем, что в него введены матрицы оазрядов, матрица произведений и преобразователь двоичного кода в число-импульсный код, причем входы матриц разрядов и произведений связаны с соответствующими выходами регистра основания и вторым выходом схемы управления, выходы матрицы разрядов связа.ны с входами счетчика-накопителя, а выходы матрицы произведения — с входами преобразователя двоичного кода в число-импульсный код, управляющие входы которого связаны с третьим выходом схемы управления, а выход — с в одом счетчика-накопителя.

Это позволяет повысить быстродействие устройства.

На чертеже приведена блок-схема предлагаемого устройства.

Устройство содержит регистр основания l, матрицу разрядов 2, схему управления 8, счетчик-накопитель 4, матрицу произведений

5, преобразователь б двоичного кода в числоимпульсный код, который состоит из сдвпгового регистра 7, триггера 8, схемы «И» 9, группы схем «И» 10.

Выходы регистра основания 1 связаны через матрицы разрядов 2 и произведений 5 со входамп счетчика-накопителя 4 н входами группы схем «И» 10 преобразователя б. Другой вход группы схем «И» соединен с выходами сдвигового регистра 7, а выход — с входом триггера 8. Другой вход последнего связан с одним из выходов сдвигового регистра 7, а выход через схему «И» 9, другой вход которой связан с входной шиной 11, а выход — с другим входом счетчика-накопителя.

Устройство работает следующим образом.

Числу, поступившему в регистр основания 1, соответствует определенное значения матрицы. разрядов 2. При поступлении разрешающих сигналов со схемы управления 8 данное

391560

Предмет изобретения

Составитель В. Белкин

Техред Л. Грачева

Корректор Л. Чургин

Редактор T. Иванова

Подписное

Тираж 647

Изд. 845

Заказ 2940

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-36, Раутская иаб., д, 4/6

Мытищинская типография значение запоминается в определенных разрядах счетчика-накопителя 4. Затем в счетчикенакопителе суммируются значения определенных разрядов, с удвоенным произведением разрядов, которое формируется матрицей произведения двух разрядов 5 в заданной последовательности, определяемой схемой управления 8. Так как в счетчике-накопителе 4 применяются двоично-десятичные счетчики, то цифры произведения должны преобразовываться в ряд импульсов, число которых равно значению цифры. Для этого служит преобразователь б числа в число-импульсный код. На вход установки в состояние 0 триггера 8 поступает импульс нулевой последовательности сдвигового регистра 7, а на вход установки в состояние 1 через группу схем «И» поступает одна из (1 — 9) последовательностей. Прохождение одной из последовательностей (1 — 9) определяется разрешающим потенциалом, поступающим из матрицы 5. Через схему «И» 9 на счетчик-накопитель 4 пройдет такое количество счетных импульсов, которое соответствует значению цифры, т. е. от 1 до 9.

Устройство для возведения в квадрат., содержащее схему управления, связанную первым выходом с управляющими входами регистра основания и счетчика — накопителя, 10 отличающееся тем, что, с целью повышения быстродействия, в него введены матрица оазрядов, матрица произведений и преобразователь двоичного кода в число-импульсный код, причем входы матриц разрядов и произ15 ведений связаны с соответствующими выходами регистра основания и вторым выходом схемы управления, выходы матрицы разрядов связаны с входами счетчика-накопителя, а выходы матрицы произведения — с входами

20 преобразователя двоичного кода в число-импульсный код, управляющие входы которого связаны с третьим выходом схемы управления, а выход — с входом счетчика-накопителя.

Устройство для возведения в квадрат Устройство для возведения в квадрат 

 

Похожие патенты:

Изобретение относится к системам связи между главной и подчиненными станциями

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных машинах

Изобретение относится к вычислительной технике и может применяться в системах управления в качестве спецвычислителя с целью принятия решений в условиях неопределенности, а также при оперативном управлении технологическими процессами по нечетким алгоритмам

Изобретение относится к вычислительной технике и может быть использовано в спецвычислителях для вычисления производных

Изобретение относится к области вычислительной техники и предназначено, в частности, для цифровой обработки массивов данных в реальном масштабе времени

Изобретение относится к электронно-вычислительной технике

Изобретение относится к области цифровой вычислительной техники и предназначено для моделирования комбинаторных задач при проектировании радиоэлектронной аппаратуры, автоматизированных систем управления и средств электронной вычислительной техники

Изобретение относится к системам обработки данных, которые осуществляют арифметические операции
Наверх