Резервированный триггер
О il И ÑÀ-Й-И ИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советскйк
Сопналнстнческнх
Республик
Зависимое от авт. свидетельства №
Заявлено 15.Х.1970 (№ 1483080/18-24) с присоединением заявки №
Приоритет
Опубликовано 21,VI.1973. Бюллетень № 27
Дата опубликования описания 1.Х.1973
М. Кл. Н 031< 21/00
G 061 11/00 комитет по делам изобретений н аткрытнй прн Совете Министров
СССР
УДК 621.396(088.8) Авторы изобретения
В. М. Миролюбский, В. И. Редченко, Л. А. Сулима, Г. А. Кузьмин и О. К. Левшин
Заявитель
РЕЗЕРВИРОВАННЫЙ ТРИГГЕР
Изобретение относится к вычислительной гехнике и может найти применение в счетнорешающих устройствах повышенной .надежности, а также в системах автоматического контроля и регулирования. 5
Известны трехканальные триггерные устройства с мажоритарным выходом, содержащие триггеры, ячейки «И», «ИЛИ», «НЕ» и мажоритарный элемент.
Однако известные устройства отличаются 10 сложностью, что обусловлено применением дополнительных источников тактовых импульсов, применением цепи обратной связи с выхода мажоритарного элемента и увеличением общего числа связей между каналами, что вы- 15 зывает дополнительные усложнения схемы, особенно в тех случаях, когда для повышения показателей помехозащищенности при длинных линиях связи, а также для повышения наде>кности при различных неисправностях, все. 20 каналы и выходы обратной связи с мажоритарного элемента должны быть гальванически развязаны между собой.
Целью изобретения является повышение надежности и помехозащищенности устройства 25 с мажоритарным выходом с минимальным количеством связей между каналами.
Для этого единичные выходы триггеров каждого резервного канала параллельно соединены с одними из входов ячеек «И вЂ” НЕ» и ЗО
«ИЛИ» других каналов, другие входы ячеек
«И — НЕ» каждого резервного канала подключены к выходам ячеек «И» соответствующих каналов и через инверторы — к ячейкам
«ИЛИ».
Изобретение пояснено чертежом.
Устройство содержит триггеры 1, собранные на основе ячеек «И вЂ” HE», трехвхоловые элементы 2 синхронизации «И вЂ” HE» для единичных входов триггеров 1 и трехвходовые элементы 3 синхронизации «ИЛИ» для нулевых входов триггеров 1, схему управления, состоящую из последовательно соединенных лвухвходовой ячейки 4 «И» и инвертора 5 «НЕ», выходы которых управляют элементами 2 и 3 синхронизации, а также мажоритарного элемента б, ко входам которого подсоединены единичные выходы триггеров 1.
Устройство работает следующим образом.
При подаче на один из единичных входов 7 всех триггеров 1 сигнала установки триггеров
1 в состояние «1», который представляет собой низкий уровень, все триггеры 1 устанавливаются в состояние «1» .и подают на вход мажоритарного элемента б сигнал «1». Во время действия входного сигнала элементы 2 и 3 синхронизации закрыты соответственно низким и высоким уровнями с элементов ячейки
4 «И» и 5 «НЕ», а на выходе элементов 2 и
3 синхронизации, а значит, и на вторых управ387528 ляющих входах триггеров 1, возникает высокий потенциал, который не оказывает влияния на триггеры 1 и не препятствует их опрокидыванию под действием входного управляющего сиги ал а н а входе 7.
После исчезновения входного импульса на выходах ячеек 4 «И» всех каналов появятся высокие потенциалы, а на выходах инверторов 5 «НЕ» всех каналов — низкие потенциалы, разрешающие прохо>кдение сигналов через элементы 2 и 8 синхронизации. В этом случае на выходе элементов 2 синхронизации
«И — НЕ» всех каналов появится низкий потенциал, подтверждающий поло>кение триггеров 1 в состоянии «1». На выходе элементов 3 синхронизации «ИЛИ» в это время возникнет высокий потенциал, который не действует на триггеры 1.
При неисправности одного из каналов после окончания входных импульсов на входах
7 всех каналов и установки исправных триггеров 1 в состояние «1» на выходе элемента 2 синхронизации, а значит, и на единичном входе триггера 1 неисправного канала появится низкий уровень, который установит этот триггер I в состояние «1». Причем сигнал установки триггеров 1 неисправного канала будет присутствовать в течение промежутка времени после снятия входных сигналов на входах 7.
При подаче на один из нулевых входов 8 триггеров 1 каждого из каналов сигнала установки и «0», представляющего собой низкий уровень, все триггеры 1 дадут на вход мажоритарного элемента б сигнал «О» и во время действия входного сигнала элементы 2 синхронизации «И вЂ” НЕ» и 3 «ИЛИ» закрыты сигналами с элементов ячейки 4 и инвертора 5.
После исчезновения входного импульса на выходах схемы управления, т. е. ячеек 4 и инверторов б, появятся сигналы, разрешающие прохождение управляющих сигналов с
5 плечей триггеров 1 через элементы 2 и 8 синхронизации. В этом случае на выходе элементов 8 синхронизации «ИЛИ» всех каналов появится низкий потенциал, который поступит на нулевые входы 8 триггеров 1 и подтвердит
10 положение триггеров 1 в состоянии «О». На выходах элементов 2 синхронизации «И вЂ” НЕ» в это время возникнет высокий потенциал, который не действует на триггеры 1.
При неисправности одного из каналов, пос15 ле окончания входного импульса, на входах 8 и установки триггеров 1 исправных каналов в состояние «О» на выходе элемента 3 синхронизации «ИЛИ», т. е. на нулевом входе 8 триггера 1 неисправного канала появится низкий
20 потенциал, устанавливающий этот триггер 1 в состояние «0». Указанный низкий потенциал будет действовать весь промежуток времени после снятия сигналов на входах 8.
Предмет изобретения
Резервированный триггер, содержащий ячейки «И», «И — НЕ», «ИЛИ» и три триггера, единичные выходы которых соединены со вхоЗ0 дами мажоритарного элемента, отличсиощийся тем, что, с целью повышения надежности и помехозащищенности триггера, в нем единичные выходы триггеров каждого резервного канала параллельно соединены с одними из вхоЗ5 дов ячеек «И вЂ” HE» и «ИЛИ» других каналов, другие входы ячеек «И вЂ” HE» каждого резервного канала подключены к выходам ячеек «И» соответствующих каналов и через инверторы— к ячейкам «ИЛИ».
387528
В 7
Составитель В. Комаров
Техред Л, Грачева
Редактор А. Зиньковский
Корректор Л. Чуркинй
Типография, пр. Сапунова, 2
Заказ 2705/19 Изд. № 705 Тираж 780 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, К-35, Раушская наб., д. 4/5


