Устройство для ввода информации в цифровую вычислительную машину
384I02
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 19.IV.1971 (№ 1646093/18-24) с присоединением заявки №
Приоритет
Опубликовано 23Х.1973. Бюллетень № 24
Дата опубликования описания 4Х111.1973
Л !. Кл. G 061 3/04
Комитет во делам изобретений и открытий ври Совете Мимистров
СССР
УДК 681.327.22(088.8) Авторы изобретения
В. Н. Козловский и А. И. Силаев
Заявитель
УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ В ЦИФРОВУЮ
ВЫЧИСЛИТЕЛЬНУЮ МАШИНУ
Изобретение относится к области вычислительной техники.
Известны системы для ввода информации в цифровую вычислительную машину с перфокарт.
Цель изобретения — обеспечение быстродействия устройства.
Это достигается введением в него блоков задержки и разрешения и схемы сборки.
На чертеже показана блок-схема предлагаемого устройства.
Блок 1 считывания в устройстве соединен с входом счетчика 2 перфокарт, блок 8 считывания — с входом счетчика 4 перфокарт. Выходы счетчиков перфокарт подключены к входу блока 5 сравнения, выход блока сравнения — к входу блока б разрешения. Второй вход блока разрешения соединен с выходом блока 8 считывания. Информация на выходе блока б разрешения появляется в том случае, если есть разрешающий сигнал с блока
5 сравнения. Выход блока 1 считывания и блока б разрешения соединены с входами схемы 7 сборки, выход схемы сборки — с цифровой вычислительной машиной. Выход цифровой вычислительной машины связан с входом блока 1 считывания и с входом блока 8 задержки, выход блока задержки — с входом блока 8 считывания.
Система работает следующим образом.
В блоки 1 и 8 помещают два идентичных массива перфокарт. Из цифровой вычислительной машины поступает сигнал пуска, который запускает блок 1 и через блок 8 задержки (время задержки в котором можно выбрать в первом приближении равным времени введения одной перфокарты) блок 8.
Блок 1 начинает вводить перфокарты. Информация с введенных перфокарт с блока 1
10 проходит через схему 7 сборки в цифровую вычислительную машину. Информация с введенных перфокарт с блока 8 поступает на блок б разрешения. Счетчик 2 считывает перфокарты, введенные в блок 1 считывания, а тч счетчик 4 — перфокарты, введенные в блок 8.
При этом код на счетчике 2, равный номеру перфокарты, введенной в блок 1 считывания, оказывается больше кода на счетчике 4, равного номеру перфокарты, введенной в блок 8, 20 так как блок 8 начинает считывать перфокарты позже, чем блок 1. Следовательно, коды в счетчиках 2 и 4 не равны и сигнал на выходе блока 5 сравнения отсутствует.
Информация, поступающая на входе бло25 ка б разрешения с блока 8 считывания, на выход блока разрешения не проходит и не попадает, следовательно, через схему 7 сборки в цифровую вычислительную машину.
Таким образом, если замятия перфокарты в
30 блоке 1 считывания не произойдет, то инфорПредмет изобретения
Составитель Э, Горбачева
Техред Е. Борисова
Корректоры: Н. Аук и Е, Михеева
Редактор И. Грузова
Заказ 2100 10 Изд. Х 1606 Тираж 647 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская иаб., д. 45
Типография, пр. Сапунова, 2 мация в цифровую вычислительную машину поступает с перфокарт в этом блоке считывания.
Если в блоке 1 считывания замяло перфокарту, например пятую, fo номер предыдущей перфокарты, — четвертой — запоминается в счетчике 2 перфокарт (информация с четвертой перфокарты проходит в цифровую вычислительную машину) . Когда блок 3 вводит четвертую перфокарту, ее номер оказывается в счетчике 4 перфокарт.
Следовательно, коды в счетчиках 2 и 4 устанавливаются равными и блок сравнения выдает сигнал, который разрешает прохождение информации, принятой на блок разрешения с перфокарты номер пять в блоке 8, на выход блока разрешения. а также и всей последующей информации. Эта информация через схему сборки поступает в цифровую вычислительную машину.
Устройство для ввода информации в цифровую вычислительную машину, содержащее два блока считывания, соединенные со счетчиками перфокарт, подключенными к блоку сравнения, отличаюи ееся тем, что, с целью увеличения быстродействия устройства, в него введены блок задержки, блок разрешения и схема сборки, причем вход второго блока считывания соединен с выходом блока задержки, вход которого соединен с входом первого блока считывания, а выход второго блока считывания соединен с одним из входов
15 блока разрешения, второй вход которого подключен к выходу блока сравнения, а выход блока разрешения соединен с одним из входов схемы сборки, второй вход которой связан с выходом первого блока считывания.

