Формирователь разрядного тока для оперативного запоминающего устройства

 

382142

ОПИСАНИЕ

ИЗОБРЕТЕН Ия

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Свае советских

Социдлистических

Республик

Зависимое от авт. свидетельства Л

M.Êë. G 11с 7/00

Заявлено 07.Х11.1970 (Xo 1498386/18-24) с присоединением заявки М-Комитет по лелем изобретений и открытий при Совете Иииистрое

СССР

Приоритет—

Опубликовано 22.V 1073. Бюллете«ь М 22

Дата опубликования описания 6.IX.1973

У.г1,К 681.327.6(088.8) Автор изобретения

А. С. Свердлов

Заявитель

ФОРМИРОВАТЕЛЬ РАЗРЯДНОГО ТОКА

ДЛЯ ОПЕРАТИВНОГО ЗАПОМИНАЮЩЕГО УСТРОЙСТВА

Изобретение относится к области автоматики и вычислительной техники, в частности к запоминающим устройствам.

Известны разрядные формирователи, в которых управляющий трансформатор соединен с выходным транзистором непосредственно или с помощью RC-цепочки.

Такой формирователь при работе на разрядную обмотку (если она обладает свойствами длинной линии) имеет существенный недостаток. Формирователь выдает ток или напри>кение, величина которых в течение длительности импульса постоянна. В то же время входное сопротивление разрядной обмотки непостоя«но; в ней имеются отраженные волны тока ил« напряжения, которые, складываясь с поступающим от формирователя импульсом, приводя г к непостоянству величины импульса в обмотке в течение его длительности. Это явление ухудшает параметры ЗУ.

Целью изобретения является улучшение параметров формирователя разрядного тока и, в частности, ооеспечение постоянства тока записи в разрядной обмотке.

Это достигается тем, что начало вторичной обмотки трансформатора соединено с базой выходного транзистора через параллельное соединение одного резистора и линии задержки, а между базой транзистора и концом вторичной обмотки включен другой резистор.

Схема формироватетя приведена на чертеже.

Вторичная обмотка трансформатора 1 соединена со входом управляющего транзистора

2 с помощью делителя напряжения, состоящего из резистора 8» параллельного соединения резистора 4 и линии задержки 5, ра:-омкнутой на конце. В эмиттер транзистора включен резистор б обратной связи.

10 Величина выходного тока определяется напряжением на резисторе б, которое зависит от соотношения плеч делителя напряжения, в частности от входного сопротивления линии задержки, которое равно Z в течение времени

15 24, где 4 — задержка линии. При подаче на вход схемы управляющего импульса в выходной цепи протекает ток. Через время 2t, сопротивление последовательного плеча делителя возрастает до величины сопротивления

20 резистора 4, и выходной ток уменьшается.

Если =-адержка в линии 5 равна задержке в разрядной обмотке (обычно короткозамкнутой на конце), то изменения выходного тока формирователя совпадают во времени с изме26 нениями входного сопротивления разрядной цепи. Это приводит к постоянству величины импульса тока записи, и при отсутствии тока записи разрядная обмотка ЗУ может быть согласована на своем входе.

3С Таким образом, поставленная цель — пос382!42

Р г,г г79

Составитель B. Вакар

Техред Т. Ускова

Редак1ор Б. Нанкпна

Корректор А. Степанова

Заказ 4237 Изд. № 1579 Тираж 576 Подписное

ЦНИИПИ Когнптета по делаги изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Загорская типография

3 тоянство тока в разрядной обмотке ЗУ и согласование обмотки как при работающем, так и неработающем формирователе — достигается временной регулировкой выходного тока формирователя синхронно с переходным процессом в разрядной обмотке.

Предмет изобретения

Формирователь разрядного тока для оперативного запоминающего устройства, содер4 жащий управляющий трансформатор, конец вторичной обмотки которого соединен с эмиттером выходного транзистора через резистор, от;гичающийгся тем, что, с целью улучшения па5 раметров, в нем начало вторичной обмотки трансформатора соединено с базой выходного транзистора через параллельное соединение одного резистора и линии задержки, а между базой транзистора и концом вторичной обмотl0 ки включен другой резистор.

Формирователь разрядного тока для оперативного запоминающего устройства Формирователь разрядного тока для оперативного запоминающего устройства 

 

Похожие патенты:

Изобретение относится к электронике и предназначено для использования в синхронных оперативных запоминающих устройствах

Изобретение относится к видеооперативным запоминающим устройствам и может быть использовано в качестве двухпортовой памяти

Изобретение относится к синхронной динамической памяти с произвольным доступом

Изобретение относится к полупроводниковому запоминающему устройству с множеством запоминающих ячеек и применяется преимущественно в картах со встроенной микросхемой, таких как карты-удостоверения, кредитные карты, расчетные карты и др

Изобретение относится к электронной технике

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к способу введения и отображения данных, в частности к способу автоматического сохранения информации о дате первого использования электронного устройства после его покупки

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх