Стабилизатор постоянного тока
ОПИСЛНИЕ ЗВЮ71
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союэ Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
М. Кл, 6 05f 1/56
Заявлено 11.V.1971 (Xo 1660521/24-?) с присоединением заявки №
Приоритет
Опубликовано 15.V.1973. Бюллетень № 21
Дата опубликования описания 2?.ЧП.1973
Комитет по делам изобретений и открытий при Совете Министров
CGCP
УДК 621.316.722(088.8) Автор изобретения
В. А. Ромашенков
Заявитель
СТАБИЛИЗАТОР ПОСТОЯННОГО ТОКА
Известен стабилизатор постоянного тока, содержащий регулятор, состоящий из двух последовательно включенных основного и дополнительного транзисторов противоположного типа проводимости с эмиттерными нагрузками, делитель напряжения и два согласно работающих источника постоянного напряжения (основной и дополнительный) .
Недостатком известного стабилизатора является сложная схема и большая нестабильность выходного тока при изменении сопротивления нагрузки.
Цель предлагаемого изобретения — устранить указанные недостатки.
Эта цель достигается тем, что оснювной источник одной своей клеммой подключен к коллектору основного транзистора, а другой, являющийся одновременно одной из выходных клемм стабилизатора, — через эмиттерную нагрузку основного транзистора к базе дополнительного транзистора и средней точке делителя напряжения, подключенного параллельно дополнительному источнику, одно из плеч которого соединено с коллектором дополнительного транзистора, а другое через его эмиттерную нагрузку — с базой оснювного транзистора, являющийся одновременно второй выходной клеммой стабилизатора.
Для пояснения работы устройства на фиг. 1 и 2 приведены две схемы, отличающиеся только направлением токов в схеме и типом проводимости основного и дополнительного транзисторов.
Стабилизатор ток состоит из основного 1 и
s дополнительного 2 транзисторов регулятора, управляющего резистора 3 эмиттерной нагрузки транзистора 1, резистора 4 эмиттерной нагрузки транзистора 2, делителя напряжения на резисторах 5 и 6, основного источника на10 пряжения 7 и дополнительного 8.
Работа стабилизатора описывается по схеме на фиг. 1. При включении источников напряжения 7 и 8 стабилизируемый ток протекает по цепи от клеммы плюс основного uc1s точника 7 через последовательно включенные коллекторно-эмиттерные переходы транзисторов 1 и 2, дополнительный источвик 8, резистор 4, нагрузку 9 к клемме минус основного источника 7.
2о Величина стабилизируемого тока задается режимом работы эмиттерного повторителя, выполненного на транзисторе 2. Режим работы транзистора 2 определяется величиной напряжения на его базе, которая устанавли25 вается делителем напряжения на резисторах
5 и 6. С целью упрощения настройки в качестве резистора б может быть использован потенциометр. Стабилизация тока нагрузки осуществляется путем изменения напряжения на
30 базе транзистора 1, которое равно напряже381071
Предмет изобретения фиг. 1 фиг. 2
Составитель В. Попов
Техред Е, Борисова Корректор Г. Запорожец
Редактор В. Фельдман
Заказ 2081/7 Изд. № 576 Тираж 780 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, )К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 нию н а нагрузке. При изменении сопротивления нагрузки изменяется напряжение на ней, а следовательно, и на базе транзистора 1.
При этом изменяется ток через управляющий резистор 8, который, смещая напряжение на базе транзистора 2, стабилизирует ток нагрузки, проходящий через него.
Работа схемы на фиг. 2 аналогична.
Стабилизатор постоянного тока, содержащий регулятор, состоящий из двух последовательно включенных основного и дополнительного транзисторов противоположного типа проводимости с эмиттерными нагрузками, делитель напряжения и два согласно работающих источника постоянного напряжения — основной и дополнительный, отличающийся тем, что, с целью упрощения схемы стабилизатора и уменьшения нестабильности выходного тока при изменении сопротивления нагрузки, ос5 новной источник одной своей клеммой подключен к коллектору основного транзистора, а другой, являющейся одновременно одной из выходных клемм стабилизатора, — через эмиттерную нагрузку основного транзистора к
10 базе дополнительного транзистора и средней точке делителя напряжения, подключенного параллельно дополнительному источнику, одно из плеч которого соединено с коллектором дополнительного транзистора, а другое
15 через его эмиттерную нагрузку — с базой основн ого транзистора, являющейся одновременно второй выходной клеммой стабилизатораа.

