Устройство для измерения логарифмического декремента колебаний
377702
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советскнх
Соцналнстнческнх
Республик
Зависимое от авт. свидетельства ¹
Заявлено ЗО.VIII.1971 (М 1691360/18-24) с присоединением заявки Ме
Приоритет
Опубликовано 171Ч.1973. Бюллетень № 18
Дата опубликования описания 22.VI.1973.Ч. Кл. G Olr 29,00
Комитет по делам изобретений н открытнй прн Совете Министров
СССР
УДК Л 621.8.031.6 (088.8) Автор изобретения
М. А. Радько
Заявитель
УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ЛОГАРИФМИЧЕСКОГО
ДЕКРЕМЕНТА КОЛЕБАНИЙ
Изобретение относится к электроизмерительной технике и может быть использовано, например, при исследовании внутреннего трения в материалах и конструкционного демпфирования в механических системах, Известны устройства для измерения логарифмического декремента колебаний, содержащие два запоминающих конденсатора, подключенных через диоды к первому и второму ключам, соединенным с делителем частоты и формирователем, и непосредственно к третьему и четвертому ключам, компаратор, эмиттерные повторители, триггер и формирователь, подключенный к делителю частоты. Такие устройства сложны и недостаточно точны.
Описываемое устройство отличается тем, что оно содержит дополнительный ключ с подключенным к его выходу резистором, причем один из входов дополнительного ключа подключен к одному из запоминающих конденсаторов, другой вход, соединенный параллельно с установочным входом триггера, подключен к выходу и+ 1-ro разряда делителя частоты входного сигнала, а входы компаратора через эмиттерные повторители подсоединены к запоминающим конденсаторам. Это позволяет упростить устройство и повысить его точность.
На чертеже показана схема предлагаемого устройства, 2
Устройство содержит ключи 1 — 4 управления запоминающими конденсаторами 5 и б; диоды 7 и 8, отключающие запоминающие конденсаторы от входа устройства в момент перехода мгновенной амплитуды входного сигнала через максимум; эмиттерные повторители 9 и 10 для уменьшения влияния входной цепи компаратора 11 на запоминающие конденсаторы; дополнительный ключ 12, к выходу которого подключен резистор 13; триггер
14 формирования импульса длительности, пропорциональной логарифмическому декременту; формирователь 15 входного сигнала в прямоугольные импульсы и делитель 1б частоты
15 входного сигнала.
В исходном состоянии ключи 1 — 4 и 12 закрыты, конденсаторы 5 и б разряжены, на выходе 17 триггера 14 отсутствует сигнал.
С поступлением по входу 18 затухающих по
20 амплитуде электрических колебаний формирователем 15 формируется по амплитуде и длительности входной сигнал в прямоугольные импульсы, поступающие на вход делителя 1б частоты входного сигнала. Импульс с первого
25 выхода делителя, совпадающий по времени с первым периодом колебания входного сигнала, открывает ключ 1 и первый полупериод входного сигнала положительной полярности поступает через диод 7 на запоминающий кон30 денсатор 5. В момент перехода мгновенной
377702 поминающих конденсаторов производится с поступлением импульса, соответствующего и+ 2-му периоду входного сигнала с выхода делителя 16. Этим импульсом открываются ключи 3 и 4, разряжая запоминающие конденсаторы.
10 Устройство для измерения логарифмического декремента колебаний, содержащее два запоминающих конденсатора, подключенных через диоды к первому и второму ключам, соединенным с делителем частоты входного сиг15 нала и формирователем, и непосредственно к третьему и четвертому ключам, компаратор, эмиттерные повторители, триггер и формирователь, подключенный к делителю частоты, отличающееся тем, что, с целью упрощения
20 устройства, и повышения точности, оно содержит дополнительный ключ с подключенным к его выходу резистором, причем один из входов дополнительного ключа подключен к одному из запоминающих конденсаторов, другой вход, соединенн ый параллельно с установочным входом триггера, подключен к выходу и + 1-го разряда делителя частоты входного сигнала, а входы компаратора через эмиттерные повторители подсоединены к запоми30 нающим конденсаторам.
ЦНИИПИ
Заказ 1718/6 Изд. № 1390
Тираж 755
Подписное
Типография, пр. Сапунова, 2 амплитуды входного сигнала через максимум диод 7 закрывается и на конденсаторе 5 остается потенциал, равный амплитуде первого положительного полупериода входного сигнала. Импульсом, поступающим с и-го выхода делителя 16 и соответствующим и-му периоду входного сигнала, открывается ключ 2, аналогично производится запоминание амплитудного значения и-го положительного полупериода входного сигнала конденсатором б. Импульсом, поступающим с n+1-ro выхода делителя
16 и соответствующим n+1-му периоду входного сигнала, открывается дополнительный ключ 12 и перебрасывается триггер 14 в единичное состояние. Триггер начинает формировать выходной импульс устройства, а с помощью ключа 12 конденсатор 5 шунтируется резистором 18. Напряжение на конденсаторе
5 начинает уменьшаться по экспоненте. В момент равенства напряжений на конденсаторах
5 и б компаратором 11 вырабатывается импульс, перебрасывающий триггер 14 в исходное состояние. На выходе триггера формируется импульс, длительность которого пропорциональна логарифмическому декременту входного сигнала.
Длительность выходного импульса триггера можно измерить путем заполнения его импульсами эталонной частоты и подсчета их числа. Возвращение в исходное состояние заПредмет изобретения

