Распределитель
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советскиз
Социалистическив
Республик
Зависимое от авт. свидетельства ¹â€”
Заявлено 09.Ъ 11.1971 (¹ 1682595j26-9) М. Кл. H. 03k 17/02 с присоединением заявки №вЂ”
Комитет по делам изобретений и открытий при Совете тЛииистров
СССР
Приоритет—
Опубликовано 15.11.1973. Бюллетень ¹ 15
Дата опубликования описания 12Х1.1973
УДК 681.326.3(088.8) Авторы изобретения
Б. М. Мансуров и В. И. Горячев
Заявитель
РАСИ Р ЕДЕЛ И1 ЕЛЬ
Изобретение относится к области вычислительной техники и может 0ii iü использовано в устройствах дискретной обработки информации.
Известны распределители, содержащие матричный дешифратор на элементах «И»вЂ”
«ИЛИ» — «НЕ».
Эти распределители конструктивно громоздки и имеют большое число дополнительных связей, ухудшающих надежность устройства в целом.
Для повышения быстродействия и надежности работы распределителя, последний снабжен многоустойчивым пересчетным блоком и многостабильным триггером, на пересечении гг-ых выходных ши которых включен матричный дешифратор, и-ые выходы элементов которого подключены к (и — 1) установочным входам многостабильного триггера, а тактовый,вход .многостабильного трипгера и вход многоустойчи вого пересчетного бло ка объединены и подключены к,входу распределителя.
На чертеже приведена функциональная блок-схема предлагаемого устройства.
Работа устройства заключается в следующем. В исходном положении многоустойчивый пересчетный блок 1 находится в состоянии, соответствующем коду 011, и многостабильный триггер 2 {в рассматриваемом случае — пятистабильный) находится в состоянии, когда на выходах Q,— Q„- последнего зафиксирован код
01111 и в матричном дешифраторе 8 только на выходе 4 его элементов будет высокий уровень «1».
С приходом первого переключающего сигнала на переключающий и одновременно счетный вход состояние 1на выходах Qi — Яв не изменяется, так как на всех установочных входах У вЂ” У5 многостабильного триггера 2
10 будет «О».
После окончания переключающего сигнала многоустойчивый пересчетный блок 1 переключается в другое состояние, соответствующее коду 101, и высокий уровень «1» появится на выходе 5.
После окончания второго переключающего сигнала многоустойчивый пересчетный блок 1 переключается в другое состояние, соответствующее коду 110, и высокий уровень появится на выходе б. На установочный вход У2 поступает сигнал, подготавливающий многостабильный триггер 2 к переключению в следующее состояние.
Переключение осуществляется в момент действия третьего по счету переключающего сигнала, с приходом которого на выходе Q2 формируется «О», и многоустойчивый триггер
2 переключается в следующее состояние, соответствующее коду 10111.
ЗО По мере поступления переключающих сиг374740
Предмет изобретения
Составитель Н. Степанов
Техред Л. Грачева
Редактор E. Гончар
Корректор В. Жолудева
Заказ 247/902 Изд. № 340 Тираж 780 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, OK-35, Раушская наб., д. 4/5
Тип. Харьк. фил. пред, «Патент» палов происходит последовательное формирование состояний 11011, 11101 и 11110.
При этом обозначение на чертеже, например, У;=б означает, что выходная шина (выход) б подключена к установочному входу Уа.
Распределитель, содержащий матричный дешифратор на элементах «И — ИЛИ вЂ” НЕ.>, 10 отличпюшийся тем, что, с целью повыщения быстродействия и надежности работы распределителя, он содержит многоустойчивый пересчетный блок и многостабильный триггер, на пересечении и-ых выходных шин которых включен матричный дешифратор, и-ые выходы элементов которого подключены к (п — 1) установочным входам многостабильного триггера, а тактовый вход многостабильного триггера и вход многоустойчивого пересчетного блока обьединены и подключены к вход распределителя.

