Интегратор импульсов
О0 ИСАНИЕ
ИЗОБРЕТЕН ИЯ
374563
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства №вЂ”
М. Кл. G Olt 7/00
Заявлено 19.1Ч. 1971 (№ 1646105/26-25) с присоединен нем заявки №вЂ”
Приоритет—
Опубликовано 15.II,1973. Бюллетень № 15
Дата опубликования описания 12Х1.1973
Комитет по делам иаобретеикй и открытий при Совете Мииистров
СССP
УДК 621.384.2(088.8) Авторы изобретения И. М. Карнаух, Ю. В. Коршунков, P. Я. Страковская и И. Ф. Пельтек
Заявитель
И НТЕГРАТОР ИМПУЛЬСОВ
Изобретение относится к области экспериментальной ядерной физики.
Известен интегратор, преобразующий последовательность импульсов от детектора, предварительно нормализованных по форме и амплитуде, в ток, среднее значение которого пропорционально скорости счета импульсов, в котором постоянную времени интегратора изменяют либо вручную ступенчато с помощью коммутатора путем переключения величины накопительной емкости или разрядного резистора, либо автоматически ступенчато с помощью схемы на диодах.
Изменение постоянной времени интегратор а осуществляется ступенчато, что вызывает Håæåëàòåëьные переходные процессы.
Для изменения постоянной времени требуется дополнительное коммутирующее устройство, что усложняет схему прибора и снижает надежность его работы.
Устройство со схемой на диодах позволяет изменять постоянную времени интегратора только в пределах одного поддиапазона и не позволяет изменить постоянную времени интегратора в широком диапазоне скоростей счета.
Целью изобретения является повышение точности и надежности измерений в широком диапазоне скоростей счета импульсов путем плавного автоматического изменения постоянной времени интегратора.
Это достигается тем, что накопительное устройство соединено через диод с разрядным резистором, параллельно которому включен транзистор, база которого соединена с выходом дру" îãî накопительного управляющего устройства с некоммутируемым дозирующим элементом.
На чертеже изображена схема предлагаемого интегратора.
Оп содержит накопительное устройство с разрядным резистором 2, параллельно которому включен транзистор 8 в режиме переменного резистора. База транзистора 8 соединена с выходом управляющего накопительно.
ro устройства 4 с некоммутируемым дозирующим элементом.
Интегратор работает следующим образом.
При подаче на вход устройства импульса напряжения в накопительном устройстве 1 и в управляющем накопительном устройстве 4 возникает ток, среднее значение которого пропорционально скорости счета импульсов от детектора. Падение напряжения на резисторе 2 служит напряжением питания транзистора 8.
Ток управляющего накопительного устройства 4, протекая через промежуток база— эмиттер транзистора 8, вызывает изменение
374563
Предмет изобретения
1
Составитель 3. Челнокова
Техред T. Курилко Корректор Е, Талалаева
Редактор T. Фадеева
Заказ 251/894 Изд. № 345 Тираж 755 Подписное
ЦНИИПИ Комитета по делам изобретений.и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4/5
Тип. Хары<. фил. пред. «Пагент» проводимости от измеряемой скорости счета.
При этом плавно изменяется сопротивление параллельно соединенпых резистора 2 и транзистора 8, что вызывает плавное автоматическое изменение постоянной времени накопи- 5 тельного устройства 1 и автоматическое получение необходимой точности измерения.
С возрастанием скорости счета импульсов детектора, когда для получения заданной точности постоянную времени интегратора целесообразно уменьшить, ток управляющего накопительного устройства 4 независимо от поддиапазона измерений плавно увеличивается, при этом увеличивается проводимость транзистора 8, а эквивалентное сопротивление параллельно соединенных резистора 2 и транзистора 8 уменьшается, чем достигается плавное автоматическое уменьшение постоянной времени интегратора в зависимости от скорости счета импульсов от детектора и получение необходимой точности измерения.
При уменьшении скорости счета импульсов от детектора ток управляющего накопительного устройства 4 уменьшается, проводимость транзистора 3 уменьшается, постоянная времени интегратора увеличивается.
Для устранения влияния управляющего накопительного устройства 4 на измеряемый ток прн сбросе показаний последовательно с разрядным резистором 2 включен диод 5 в запорном для тока управляющего накопительного устройства 4 направлении.
Интегратор импульсов, содержащий накопительное устройство и разрядный резистор, от1ичаюи ийся тем, что, с целью повышения точности и надежности измерений в широком диапазоне скоростей счета, накопительное устройство соединено через диод с разрядным резистором, параллельно которому включен транзистор, база которого соединена с выходом другого накопительного управляющего устройства с некоммутируемым дозирующим элементом.

