Устройство для моделирования нейрона

 

373737

Союз Советскил

Социалистическид

Реслублии

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСНОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №вЂ”

Заявлено 07.IX.1971 (М 1695385/18-24) с присоединением заявки №вЂ”

Приоритет—

Опубликовано 12.lll.1973. Ьюллетень ¹ 14

Дата опубликования описания 13Х1,1973

М.Кл. G 06g 7/60

Комитет ло делам иэобретеиий H открытий ори Совете Мииистрав

СССР уДК 681.333 (088.8) т

Ю к, ннкуков, В. Г, Донов н В. Г. ИввнЕенко1

Авторы изобретения

Казанский ордена Трудового Красного Знамени Государственный университет им. В. И. Ульянова (Ленина) Заявитель

УСТРОИСТВО ДЛЯ МОДЕЛИРОВАНИЯ НЕИРОНА

Изобретение относится к области электрического моделирования и может найти применение в бионике в качестве искусственной нейронной сети.

Известны устройства для моделирования нейрона, Однако известные модели либо конструктивно громоздки, либо моделируют от. дельные свойства нервной клетки.

Целью предлагаемого изобретения является создание простой электронной схемы, которая моделирует пороговую закономерность «сила— длительность», свойства пространственной и временной суммации, односторонней проводимости, синаптической задержки, фазы абсолютной и относительной рефракторности и экзальтации, свойства трансформации ритма и подпороговой суммации, зависимость частоты от амплитуды возбуждения, аккомодацию и некоторые другие свойства нервной ткани.

Эта цель достигается тем, что входная интегрирующая цепь соединена с управляющим электродом тир истора. Последовательно с управляемым тиристором включены неуправляемый тиристор и резистор, а параллельно этой цепи включен конденсатор.

Схема предлагаемого устройства изображена на чертеже.

Она содержит суммирующий конденсатор 1, резисторы 2, диод 8, управляемый тиристор 4 ч неуправляемый 5, токоограничивающий резистор 6, накопительный конденсатор 7 и нагрузочные резисторы 8 и 9.

Во входную интегрирующую цепочку, состоящую из конденсатора 1 и входных резисто5 ров 2, включен диод 8 для предотвращения разряда конденсатора f через генератор входных сигналов. Интегрирующая цепочка соединена с управляющим электродом тиристора 4.

Последовательно с этим тиристором включены

lo неуправляемый тиристор 5, резистор 8 и токоограничивающий резистор 6. Параллельно цепи элементов 5 — 4 — 8 подключены последовательно соединенные конденсаторы 7 и резистор 9.

15 Каждый вход модели может быть и возбуждающим (если на него подается положительный сигнал) и тормозящим (если подан отрицательный сигнал). Все входные сигналы суммируются на конденсаторе 1, причем вес каж20 дого входа определяется величиной соответствующего сопротивления пз входных резисторов 2. В исходном положении тиристоры 4 и 5 находятся в состоянии низкой проводимости, благодаря чему конденсатор 7 заряжен от ис25 точпика питания через резисторы 8 и 9 почти до напряжения питания.

Если суммарное воздействие входных сигналов превышает порог, т. е. ток управляющего электрода тпристора 4 становится достаточно

З0 большим, тиристор 4 открывается. В результа373737

Предмет изобретения

Составитель Е. Тимохина

Техред Л. Грачева

Редактор Б. Нанкина

Корректор Г. Запорожец

Заказ 2510 Изд. № 1291 Тираж G47 Подписно"

ЦНИИПИ Комитета по делам изобретений и отирытий прн Совете Министров СССР

Москва, 7К-35, Раушская наб., д. 4/5

Обл. тип. Костромского управления издательств, полиг1рафии и книжной торговли те этого все напряжение обкладок конденсатора 7 оказывается приложенным к неуправляемому тиристору 5, и он тоже открывается.

Происходит разряд конденсатора 7 через тиристоры 4 и 5 и резисторы 6 и 9, в результате чего формируются выходные сигналы (потенциалы действия) — положительные на резисторе 8 и отрицательные на резисторе 9.

Когда ток разряда уменьшается до величины, равной току обратного переключения тиристора 5, этот тиристор закрывается и вновь происходит заряд конденсатора 7 от источника питания.

Вторичное срабатывание схемы становится возможным только тогда, когда напряжение на обкладках конденсатора достигает величины, равной напряжению прямого переключения тиристора 5, Если же суммарный входной сигнал имеет подпороговую величину, то срабатывания не произойдет, так как закрыт тиристор 4. В этом случае схема вернется в исходное положение.

Устройство для моделирования нейрона, содержащее входную интегрирующую цепочку, 10 резисторы, конденсатор и тиристоры, отличаюи ееся тем, что, с целью расширения класса решаемых задач, в нем управляющий электрод первого тиристора соединен со входной интегрирующей цепочкой, в анодную цепь первого тиристора включен второй тиристор, а в катодную цепь — нагрузочный резистор, причем между эмиттером второго тиристора и первым резистором включены последовательно соединенные конденсатор и второй резистор.

Устройство для моделирования нейрона Устройство для моделирования нейрона 

 

Похожие патенты:

Изобретение относится к области бионики и вычислительной техники и может быть использовано при построении систем распознавания образов

Изобретение относится к области автоматики и может быть использовано для управления роботами, станками и др

Изобретение относится к оптоэлектронным нейроподобным модулям для нейросетевых вычислительных структур и предназначено для применения в качестве операционных элементов у нейрокомпьютерах

Изобретение относится к вычислительной технике и может быть использовано для воспроизведения искусственного интеллекта

Изобретение относится к области элементов автоматики и вычислительной техники, в частности к магнитным тонкопленочным элементам

Изобретение относится к программным вычислительным системам, основанным на коробах

Изобретение относится к нейроподобным вычислительным структурам и может быть использовано в качестве процессора вычислительных систем с высоким быстродействием

Изобретение относится к области моделирования функциональных аспектов человека

Изобретение относится к бионике и вычислительной технике и может быть использовано в качестве элемента нейроноподобных сетей для моделирования биологических процессов, а также для построения параллельных нейрокомпьютерных и вычислительных систем для решения задач распознавания образов, обработки изображений, систем алгебраических уравнений, матричных и векторных операций
Наверх